数字技术、电力电子技术以及控制论的进步推动弧焊电源从模拟阶段发展到数字阶段。数字化逆变弧焊电源不仅可靠性高、控制精度高而且容易大规模集成、方便升级,成为焊机的发展方向,推动了焊接产业的巨大发展。针对传统的埋弧焊电源存在的体积大、控制电路复杂、可靠性差等问题,本文提出了双逆变结构的焊机主电路实现方法和基于“MCU+DSP”的数字化埋弧焊控制系统的设计方案。 本文详细介绍了埋弧焊的特点和应用,从主电源、控制系统两个方面阐述了数字化逆变电源的发展历程,对数字化交流方波埋弧焊的国内外研究现状进行了深入探讨,设计了双逆变结构的数字化焊接系统,实现了稳定的交流方波输出。 根据埋弧焊的电弧特点和交流方波的输出特性,本文采用双逆变结构设计焊机主电路,一次逆变电路选用改进的相移谐振软开关,二次逆变电路选用半桥拓扑形式,并研究了两次逆变过程的原理和控制方式,进行了相关参数计算。根据主电路电路的设计要求,电流型PWM控制芯片UC3846用于一次逆变电路的控制并抑制变压器偏磁,选择集成驱动芯片EXB841作为二次逆变电路的驱动。 本课题基于“MCU+DSP”的双机主控系统来实现焊接电源的控制。其中主控板单片机ATmega64L主要负责送丝机和行走小车的速度反馈及闭环PI运算、电机PWM斩波控制以及过压、过流、过热等保护电路的控制。DSP芯片MC56F8323则主要负责焊接电流、焊接电压的反馈和闭环PI运算以及控制焊接时序,以确保良好的电源外特性输出。外部控制箱通过按键、旋转编码器进行焊接参数和焊接状态的给定,预置和显示各种焊接参数,快速检测焊机状态并加以保护。 主控板芯片之间通过SPI通讯,外部控制箱和主控板之间则通过RS—485协议交换数据。通过软件设计,实现焊接参数的PI调节,精确控制了焊接过程,并进行了抗干扰设计,解决了影响数字化埋弧焊电源稳定运行的电磁兼容问题。 系统分析了交流方波参数的变化对焊接效果的影响,通过对焊接电流、焊接电压的波形分析,证明了本课题设计的埋弧焊电源能够精确控制引弧、焊接、 收弧等焊接时序,并可以有效抑制功率开关器件的过流和变压器的偏磁问题,取得了良好的焊接效果。 最后,对数字化交流方波埋弧焊的控制系统和焊接试验进行了总结,分析了系统存在的问题和不足,并指出了新的研究方向。 关键词:埋弧焊;交流方波;数字化;逆变;软开关技术
上传时间: 2013-04-24
上传用户:kjgkadjg
开关损耗及其带来的散热问题限制了变流器开关频率的提高,从而限制了变流器的小型化和轻量化。软开关技术能够有效的降低开关损耗,提高变流器的效率和开关频率,被广泛的应用在各种大功率开关电源场合。 本文首先对软开关技术进行了一个概述,介绍了软开关技术的工作原理及发展历史,特别提到了最新的控制型软开关技术。在第二章中,针对课题,着重讲述了全桥电路。作为对比,首先分析了全桥硬开关电路的工作原理和开关损耗。然后,分析了全桥软开关两种常见的实现方法:ZVS和ZVZCS,并针对几种常见拓扑,详细对比了它们的工作原理,软开关实现方法,软开关实现效果,软开关实现范围和总体效率,指出了它们的优缺点和各自适合的应用领域。在第三章中,首先介绍了全桥软开关的两种控制策略:移相全桥和有限双极性,从实现方法和对软开关效果的影响两个方面,做出比较。然后介绍了开关电源常见的三种控制方式:电压模式控制、峰值电流模式和平均电流模式控制,其中详细介绍了平均电流模式控制,给出了设计思想和步骤。最后,给出了全桥软开关电路的小信号模型,分析了软开关技术的引入对传统PWM硬开关全桥电路小信号模型的影响。第四章给出了5kW电力操作电源的具体设计步骤,如方案选择,磁设计、控制环路设计、副边整流电压尖峰吸收等关键步骤。第五章分析了实验波形和实验数据,验证了上述理论和设计的正确性。
上传时间: 2013-05-22
上传用户:dajin
近年来,在电气传动领域中三电平变频器得到了广泛的应用。三电平逆变器拓扑结构的出现为高电压、大功率变频器的实现提供了一个有效的途径。研究和开发三电平大功率变频器,无论在技术上还是在实际应用上都有十分重要的意义。本文围绕三电平大功率通用变频器的实用化技术进行了深入分析和研究。 论文首先介绍了三电平逆变器主电路的拓扑结构、控制要求、基本原理、特性和PWM控制策略以及调试中存在的问题和相关的解决方法。 中点电位不平衡是三电平拓扑结构的一个固有问题。针对这一问题,本论文分析了中点电压不平衡的根本原因,采用了一种基于滞环控制的电压平衡控制方法。该方法根据负载电流方向的不同组合,通过调整小矢量的冗余状态和作用时间,并充分考虑到中矢量对中点平衡的影响,动态调整两个电容器上的电压,同时,详细地分析了当参考电压矢量落到具有一种或两种冗余小矢量的小三角形区间时开关状态的选择、开关序列的顺序以及作用时间的分配。 基于载波的调制策略是三电平变频器采用的主要调制方式之一。本论文对所采用的基于载波的调制策略,作了深入分析,得出了相应的谐波特性。基于谐波总含量,对调制特性的优劣进行了比较,同时得出了不同载波调制策略输出电压谐波含量与调制度变化的对应关系,并通过实验和仿真对相关结果进行了验证。 主电路和控制电路的硬件设计将直接影响到变频器的运行性能。本论文介绍了在现场实际运行中变频器的主回路及其控制回路的硬件设计,采用理论计算与实践验证相结合的方法得出器件相关参数,并且针对变频器内外RCD缓冲电路在工作时所产生的电压不平衡作了分析,详细的给出了其缓冲吸收电路算法。 最后,把本文的部分研究结果应用于实际工业现场中,研制了690V/600kW的大功率中压变频器,给出了现场运行结果。运行结果表明该变频器输出波形良好,性能满足要求。
上传时间: 2013-08-04
上传用户:kirivir
本文以滤波技术飞速发展,小波滤波优越性的凸现,以及虚拟仪器的易操作等良好特性为背景,以简单易行和滤波效果良好为研究目的,展开本文信号滤波处理的研究工作。 在深入研究三种小波滤波方法原理和优缺点的基础上,本文提出了一种新的优化滤波方法,包括以下三个方面: 首先,将静态小波变换(SWT)应用于滤波处理。利用SWT的平移不变性和冗余性来进行含噪信号的分解,这样不仅弥补了正交小波变换的不足,而且提高了滤波性能。 然后,提出了基于空域相关的优化阈值函数滤波算法。该算法把小波系数间的相关性应用于阈值滤波。它是在构造出基于空域相关的显著性函数和基于显著性函数的阈值滤波过程的基础上,提出了基于空域相关的优化阈值函数,并且把极小化广义交叉验证(GCV)得到均方差(MSE)意义下的最优阈值作用于该优化阈值函数。该滤波算法不仅实现了噪声的有效去除,而且信号的重要特征也保留完好; 最后,引入了新型锁相环--正交锁相环(QPLL)。鉴于QPLL不仅具有锁定范围宽、入锁速度快、锁定后精度高的性能,而且还具有良好的抑制谐波、噪声的能力,以及对波形畸变不敏感等良好特性,所以QPLL的引入达到了信号锁定和优化滤波的目的,使优化滤波方法的设计更具新意,而且取得了更好的滤波效果。 为了验证优化滤波方法,本文搭建了实验平台,它是由FPGA信号采集部分和LabVIEW软件滤波处理两个部分构成。通过传感器采集信号,经过A/D转换后送入FPGA。以FPGA为CPU控制A/D转换,并进行波形数据缓存,在接收到LabVIEW的命令后,将存储的数据送给串口。在LabVIEW中,从串口检测所需的波形数据,然后通过优化滤波方法将数据进行滤波处理,最后在前面板中把实验结果显示出来。 实验结果表明,该优化滤波方法不仅能实现优良的滤波功能,而且简单易行,是一种有效的滤波方法。
上传时间: 2013-07-20
上传用户:gokk
本文主要以串联谐振型感应加热电源为研究对象,通过分析其负载特性及调功控制方式,选择不控整流加逆变移相调功控制方式,其中重点分析感性移相式PWM感应加热电源调功控制方式,及其在由自关断器件MOSFET组成的串联谐振逆变器中的应用,并深入分析了感性移相式PWM控制方式调功特性。同时针对感应加热电源这个具有复杂的参数时变性,结构非线性的工业控制对象,在MATLAB/Simulink环境下建立了感性移相PWM感应加热电源的系统闭环控制模型,进行了移相式感应加热电源系统仿真研究。 在理论分析的基础上,设计了200W/100kHz感性移相式感应加热电源的主电路及控制电路。通过对移相谐振全桥软开关控制器UC3879的学习和了解,设计并搭建一种区别以往的移相式感应加热电源的锁相移相调功的控制平台,即锁相环电路和基于UC3879设计的移相调功电路相配合的方案。并设计了它激重复扫频转自激的启动方法,大大提高了电源的启动成功率。同时搭建了200W/100kHz移相式感应加热电源实验平台,完成了系统闭环控制,实验结果验证了本文理论分析的正确性及控制方案的可行性。
上传时间: 2013-07-15
上传用户:bruce5996
在能源枯竭及环境污染问题日益严重的今天,光伏发电是未来可再生能源应用的一种重要方法。本文以光伏逆变技术为研究对象,对光伏系统最大功率点跟踪方法、光伏智能充电控制策略、光伏并网系统拓扑结构与控制方法、光伏并网与有源滤波统一控制方法等问题进行了深入研究。 在扰动观测法的基础上,提出了一种直接电流控制最大功率点跟踪方法,通过检测变换器输出电流进行最大功率点跟踪控制,简化控制算法,同时省去了扰动观测法中的电压和电流传感器,降低系统成本。 研究了一种实用的光伏系统蓄电池充电控制策略,将最大功率点跟踪与智能充电控制有机结合在一起,充分利用光伏电池的输出功率,缩短充电时间,提高充电效率;研究了一种全数字式逆变器,通过电压有效值外环和瞬时值内环的双闭环控制,既能保证系统输出电压的稳态精度,又能保证瞬变负载条件下的动态特性。研制了一套3kW光伏独立发电系统并进行了实验验证。 针对住宅型光伏并网逆变器体积小、性能价格比高的要求,研究了一种基于导抗变换器的并网逆变器拓扑结构,相比于传统电流型逆变器,本拓扑省去了笨重的电抗器,同时利用高频变压器进行能量传递和电气隔离,进一步降低了系统损耗和体积,降低系统成本。 经研究发现,由于导抗变换器的固有特性,采用传统的SPWM调制方法将导致并网逆变器输出平顶饱和的非正弦电流,造成对电网的谐波污染,提出了一种新型改进调制模式。该方法可以实现高功率因数、低谐波并网发电。根据上述理论分析,研制了一台3kW单相光伏并网逆变器,实验结果验证了理论分析的正确性。 研究了一种三相电流型并网逆变器拓扑结构及其控制方法,采用改进调制模式对其进行控制,在谐波抑制方面取得了满意的效果。提出的三相并网逆变方案,相比于传统三相并网逆变器,具有如下显著优点:系统中任意一相都是一个独立的子系统,不受其它相影响,即使在某一相或某两相损坏的情况下,剩余相也能正常运行,增加了系统的冗余性;在三相电网不平衡情况下,本方法也能提供稳定的三相电流,增加系统抗电网波动能力。初看起来本方案使用的导抗变换器和变压器有3套,但是每相承受的功率容量只有系统总功率的三分之一,这样可以选用较小容量的器件,有利于高频电感和变压器的制作和生产。提出了一种基于导抗变换器的三相电流型逆变器实现方案,利用导抗变换器将输入直流电压变换为高频正弦电流,经高频变压器隔离及电流等级变换后进行裂相调制,输出为三相正弦电流。该方法不仅省去了传统电流型逆变器直流侧电抗器,而且采用高频变换进行功率传输,减小了隔离变压器及输出滤波器的体积,有利于装置的小型化和降低成本。 针对光伏电池输出电压较低的问题,研究了一种单级式三相升压型并网逆变器,通过一级变换同时实现升压和DC/AC变换功能,并且提出了一种基于DSP芯片的控制策略,本方法仅用一个电压传感器就能替代原先的三个电压传感器:每个载波周期短路相只进行一次开关动作,同时任何时刻只有2个开关管导通,可有效降低系统的开关损耗和导通损耗;由于采用DSP控制,具有控制灵活、稳定性高、成本低、并网电能质量好,便于功率调节等优点。 提出了一种光伏并网与有源滤波兼用的统一控制策略,在同一套装置上既实现光伏并网发电,又实现谐波补偿,克服目前的光伏发电装置白天发电、夜间停机的不足,提高系统利用率。详细分析了无功电流和谐波电流的检测方法、光伏并网发电有功指令电流的生成方法及电流环控制器和电压环控制器的设计方法,并对光伏并网发电与有源滤波统一控制模式和单一有源滤波模式进行了讨论,仿真和实验结果验证了所提出的系统结构及控制策略的正确性和可行性。
上传时间: 2013-04-24
上传用户:dancnc
随着计算机网络与嵌入式控制技术的迅速发展,作为传统运输行业的铁路系统对此也有了新的要求,列车通信网络应运而生。经过多年的发展,国际电工委员会(IEC)为了规范列车通信网络,于1999年通过了IEC61375-1标准。该标准将列车通信网络分为两条总线:绞线式列车总线(WTB)和多功能车辆总线(MVB)。MVB是一个标准通信介质,为挂在其上的设备传输和交换数据。而多功能车辆总线控制器(MVBC)是MVB与MVB实际物理层之间的接口,其主要实现MVB数据链路层的功能。由于该项关键技术仍被国外公司垄断,因此开发具有自主知识产权的MVBC迫在眉睫。 鉴于上述原因,本文深入研究了IEC61375-1标准。根据MVBC的技术特点,本文提出了使用FPGA来实现其具体功能的方案。挂在MVB总线上的设备分为五类,他们的功能各不相同。而支持4类设备的MVBC具有设备状态、过程数据、消息数据通信和总线管理功能,并且兼容2类和3类设备。本文的目的就是用FPGA实现支持4类设备的MVBC。 本文采用自顶向下的设计方法。整个MVBC主要划分为:编码模块、译码模块、冗余控制模块、报文分析单元、通信存储控制器、主控制单元、地址逻辑模块。在整个开发流程中,使用Xilinx的ISE集成开发环境。使用Verilog HDL硬件描述语言对上述各个模块进行RTL级描述,并用Synplify Pro进行综合。最后,在ModelSim中对各个模块进行了布线后仿真和验证。 在实验室条件下,通过严格的仿真验证后,其结果证明了本文设计的模块达到了IEC61375-1标准的要求。因此,用FPGA实现MVBC这一方案具有可操作性。 关键词:列车通信网;多功能车辆总线;多功能车辆总线控制器;现场可编程门阵列
上传时间: 2013-07-18
上传用户:wxhwjf
网络带宽依然在不断增长(尤其是在本地网),最后一公里的高速接入日益普及;另一方面的情况是大容量的磁盘、FLASH移动存储盘和激光盘的容量不断增大,使得传送和储存数据的成本不断地下降。不仅使人发问:我们孜孜不倦的搞视频压缩高级算法还有多少意义?我们可以看到,算法的复杂性日益增加,但性能的提高却接近边缘。 是什么还在要求更高的压缩速率?还有被我们遗忘的地方吗?还有什么应用让我们继续追求更精妙的压缩算法? 在作者看来,这个应用领域就是移动视频服务。无线频谱这种稀缺资源的有限性决定了我们必须继续对视频压缩技术进行研究。即使伴随UMTS/IMT2000的到来,移动终端可以获得的数据速率也限制在144Kbit/s,在微蜂窝的时候最高能达到的速率上限也在2Mbit/s。144Kbit/s的速率对于较高质量的视频传输来讲,仍然是有限的。因此,可以预见,移动终端的空中接口这个瓶颈使得我们必须继续进行视频压缩。 另一方面,移动终端领域开发视频压缩算法,在其低功耗和实时性要求下,也是异常困难的。为了减少计算的复杂性和运动估计的功耗,业界提出了许多快速算法,例如2-D的对数搜索,三步搜索,联合搜索。尽管这些方法减少了功耗,其结果是视频压缩性能的降低,因为这些算法的本质是减少了运动搜索的空间。为了实现运动搜索的低功耗,在电路领域又提出了搜索窗口和时钟管理的措施。但这些方法都是在牺牲视频压缩比性能的基础进行的折中,并没有强调算法映射结构上做出处理。 本论文提出了一种新的解决MPEG-4运动估计运算的低功耗实时处理器架构。其基础是采用了心肌阵列并行处理技术和低功耗控制电路。运动估计的繁复运算通过心肌阵列分布式运算得到有效处理。从理论上看,心肌阵列有其简单易理解性,然后,由于FPGA的互联网络有限性,设计这样一个阵列仍有许多值得注意的问题。论文提出使用保守近似处理在全局运动估计中减少功耗,其本质是消除不必要的冗余运算。宏块的最小误差匹配是一个典型的串行操作过程。论文新提出的方法是在进行绝对匹配前使用保守计算,如果保守误差值与最小误差差别过大,则不进行绝对误差计算。 总的说来,论文实现了两个目标:通过心肌阵列实现了实时的运动估计编码,通过在算法层次引入控制电路,降低运动估计电路的功耗。
上传时间: 2013-06-23
上传用户:lacsx
GPS(全球定位系统)是一种全方位的实时定位技术。随着GPS技术的发展,基于PC机的导航定位系统由于其价格及功耗较高已不能满足社会发展的需要,脱离PC端的嵌入式导航定位技术迅速发展起来。如今以ARM处理器作为主CPU的嵌入式硬件平台,几乎已经成为信息产业的硬件标准。一方面,它具有体积小、性能强、功耗低、可靠性高等特点;另一方面,它为高速、稳定地运行嵌入式操作系统提供了硬件基础。因此由基于ARM处理器的硬件平台和嵌入式操作系统构成的嵌入式系统已经被广泛地应用于军事国防、消费电子、网络通信、工业控制等各种领域。本文就对基于ARM的GPS定位系统的开发进行了研究与实现。 本文主要对以下三个方面的技术进行了研究:一是对GPS技术进行了介绍,介绍了GPS技术的发展、原理、特点、系统组成和定位方式;二是搭建基于ARM的硬件平台;三是对Windows CE操作系统的开发进行了详细的描述。 硬件平台设计以三星公司的ARM920T核的S3C2440A为微处理器,根据系统要求完成S3C2440A外围器件的设计,包括64M NAND Flash、64MSDRAM、SD卡以及USB和串口通信的电路设计。而GPS模块使用了GPS25LVS12通道的GPS接收机,并对GPS与ARM的通信接口和数据格式进行了描述。硬件系统设计采用了冗余设计,为以后系统的升级提供了空间。 在嵌入式操作系统上,我们选择的是Windows CE操作系统。详细介绍了平台移植过程中Boot Loader开发,OAL层修改,以串口、键盘和LCD驱动为例介绍了驱动程序的开发,并详细介绍了内核的定制过程。在应用程序开发中,介绍了从PB中导出SDK的过程以及EVC应用程序的调试。
上传时间: 2013-07-09
上传用户:chongchong2016
由于信道中存在干扰,数字信号在信道中传输的过程中会产生误码.为了提高通信质量,保证通信的正确性和可靠性,通常采用差错控制的方法来纠正传输过程中的错误.本文的目的就是研究如何通过差错控制的方法以提高通信质量,保证传输的正确性和可靠性.重点研究一种信道编解码的算法和逻辑电路的实现方法,并在硬件上验证,利用码流传输的测试方法,对设计进行测试.在以上的研究基础之上,横向扩展和课题相关问题的研究,包括FPGA实现和高速硬件电路设计等方面的研究. 纠错码技术是一种通过增加一定的冗余信息来提高信息传输可靠性的有效方法.RS码是一种典型的纠错码,在线性分组码中,它具有最强的纠错能力,既能纠正随机错误,也能纠正突发错误.在深空通信,移动通信以及数字视频广播等系统中具有广泛的应用,随着RS编码和解码算法的改进和相关的硬件实现技术的发展,RS码在实际中的应用也将更加广泛. 在研究中,对所研究的问题进行分解,集中精力研究课题中的重点和难点,在各个模块成功实现的基础上,成功的进行系统组合,协调各个模块稳定的工作. 在本文中的EDA设计中,使用了自顶向下的设计方法,编解码算法每一个子模块分开进行设计,最后在顶层进行元件例化,正确实现了编码和解码的功能. 本文首先介绍相关的数字通信背景;接着提出纠错码的设计方案,介绍RS(31,15)码的编译码算法和逻辑电路的实现方法,RTL代码编写和逻辑仿真以及时序仿真,并讨论了FPGA设计的一般性准则以及高速数字电路设计的一些常用方法和注意事项;最后设计基于FPGA的硬件电路平台,并利用静态和动态的方法对编解码算法进行测试. 通过对编码和解码算法的充分理解,本人使用Verilog HDL语言对算法进行了RTL描述,在Altera公司Cyclone系列FPGA平台上面实现了编码和解码算法. 其中,编码的最高工作频率达到158MHz,解码的最高工作频率达到91MHz.在进行硬件调试的时候,整个系统工作在30MHz的时钟频率下,通过了硬件上的静态测试和动态测试,并能够正确实现预期的纠错功能.
上传时间: 2013-07-01
上传用户:liaofamous