计算二阶有源滤波、一阶有源滤波、阻容充放电。
标签: 有源滤波 计算 二阶 充放电
上传时间: 2013-11-17
上传用户:hgmmyl
用ADC0832设计的两路电压表1 源代码
标签: 0832 ADC 电压表
上传时间: 2014-01-05
上传用户:momofiona
关于pineline ADC的设计文献
标签: Pipeline ADC 带隙 电压基准源
上传时间: 2013-11-24
上传用户:iven
iso u-p-o 系列直流电压信号隔离放大器是一种将电压信号转换成按比例输出的隔离电流或电压信号的混合集成电路。该ic内部含有一组高隔离的dc/dc电源和电压信号高效率耦合隔离变换电路等,可以将直流电压小信号进行隔离放大(u/u)输出或直接转换为直流电流(u /i)信号输出。较大的输入阻抗(≥1 mω),较强的带负载能力(电流输出>650ω,电压输出≥2kω)能实现小信号远程无失真的传输。 ic内部可采用陶瓷基板、印刷电阻全smt的可靠工艺制作及使用新技术隔离措施,使器件能满足信号输入/输出/辅助电源之间3kv三隔离和工业级宽温度、潮湿震动等现场环境要求。外接满度校正和零点校正的多圈电位器可实现 0-5v/0-10v/1-5v4-20ma/0-20ma等信号之间的隔离和转换。(精度线性高,隔离电压3000vdc)
标签: 20 10 mA 电流
上传时间: 2014-12-23
上传用户:392210346
设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。
标签: CMOS 增益提高 运算 放大器设计
上传用户:jiiszha
简易数字电压表的设计
标签: 数字电压表
上传时间: 2013-12-19
上传用户:515414293
结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案具有相位噪声低、频率控制灵活等优点,满足了实际工程应用。
标签: X波段 跳频源
上传时间: 2013-11-12
上传用户:jiwy
给出了两种应用于两级CMOS 运算放大器的密勒补偿技术的比较,用共源共栅密勒补偿技术设计出的CMOS 运放与直接密勒补偿相比,具有更大的单位增益带宽、更大的摆率和更小的信号建立时间等优点,还可以在达到相同补偿效果的情况下极大地减小版图尺寸. 通过电路级小信号等效电路的分析和仿真,对两种补偿技术进行比较,结果验证了共源共栅密勒补偿技术相对于直接密勒补偿技术的优越性.
标签: 共源共栅 运放 补偿 比较
上传时间: 2013-10-14
上传用户:gengxiaochao
本教程旨在考察标定运算放大器的增益和带宽的常用方法。需要指出的是,本讨论适用于电压反馈(VFB)型运算放大器——电流反馈(CFB)型运算放大器将在以后的教程(MT-034)中讨论。
标签: 电压反馈 增益 带宽 运算放大器
上传时间: 2013-11-15
上传用户:大三三
MOS关模型 Cgs:由源极和沟道区域重叠的电极形成的,其电容值是由实际区域的大小和在不同工作条件下保持恒定。Cgd:是两个不同作用的结果。第一JFET区域和门电极的重叠,第二是耗尽区电容(非线性)。等效的Cgd电容是一个Vds电压的函数。Cds:也是非线性的电容,它是体二极管的结电容,也是和电压相关的。这些电容都是由Spec上面的Crss,Ciss和Coss决定的。由于Cgd同时在输入和输出,因此等效值由于Vds电压要比原来大很多,这个称为米勒效应。由于SPEC上面的值按照特定的条件下测试得到的,我们在实际应用的时候需要修改Cgd的值。
标签: MOS 驱动 功耗计算
上传时间: 2013-12-09
上传用户:qlpqlq