用STC51单片机的定时器编写的数字钟,减少了外部电路的设计,电路简单,误差非常小。
上传时间: 2017-09-08
上传用户:zhangyi99104144
用vhdl语言实现对按键的消抖,消除按键的抖动对系统造成的误判
上传时间: 2013-12-11
上传用户:bcjtao
用c8051330做的数字钟,可以调时,调分,调秒以及复位
上传时间: 2013-12-10
上传用户:ma1301115706
具有流水灯报点的数字钟实验 含有报告,用VHDL编写
上传时间: 2017-09-23
上传用户:wl9454
这里是用GUI实现的数字波束形成算法,里面包含.m .fig 两个文件
上传时间: 2013-12-21
上传用户:黄华强
数字钟是一种用数字电路技术实现时、分、秒计时的钟表。与机械钟相比 具有更高的准确性和直观性,具有更长的使用寿命,已得到广泛的使用。
上传时间: 2015-06-04
上传用户:dfhjdsh
经过仿真验证的MC8051IP核源码,用VHDL语言实现。
上传时间: 2022-02-28
上传用户:
基于单片机的多时刻闹铃数字钟的实现这是一份非常不错的资料,欢迎下载,希望对您有帮助!
标签: 单片机
上传时间: 2022-03-08
上传用户:
用VHDL编写的oscillograph数字部分源代码
标签: vhdl
上传时间: 2022-06-26
上传用户:aben
软件无线电是二十世纪九十年代提出的一种实现无线通信的体系结构,被认为是继模拟通信、数字通信之后的第三代无线电通信技术。它的中心思想是:构造一个开放性、标准化、模块化的通用硬件平台,并使宽带模数和数模转换器尽可能靠近天线,从而将各种功能,如工作频段、调制解调类型、数据格式、加密模式、通信协议等用软件来完成。 本论文首先介绍了软件无线电的基本原理和三种结构形式,综述了软件无线电的几项关键技术及其最新研究进展。其中调制解调模块是软件无线电系统中的重要部分,集中体现了软件无线电最显著的优点——灵活性。目前这一部分的技术实现手段多种多样。随着近几年来芯片制造工艺的飞速发展,可编程器件FPGA以其高速的处理性能、高容量和灵活的可重构能力,成为实现软件无线电技术的重要手段。 本论文调制解调系统的设计,选择有代表性的16QAM和QPSK两种方式作为研究对象,采用SystemView软件作为系统级开发工具进行集成化设计。在实现系统仿真和FPGA整体规划后,着重分析用VHDL实现其中关键模块以及利用嵌入FPGA的CPU核控制调制解调方式转换的方法。同时,在设计中成功地调用了Xilinx公司的IP核,实现了设计复用。由于FPGA内部逻辑可以根据需要进行重构,因而硬件的调试和升级变得很容易,而内嵌CPU使信号处理过程可以用软件进行控制,充分体现了软件无线电的灵活性。 通过本论文的研究,初步验证了在FPGA内实现数字调制解调过程及控制的技术可行性和应用的灵活性,并对将来的扩展问题进行了研究和讨论,为实现完整的软件无线电系统奠定了基础。
上传时间: 2013-06-10
上传用户:xhz1993