数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.
上传时间: 2016-02-25
上传用户:yuanyuan123
课程设计,数字钟的电子技术课程设计.数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
上传时间: 2013-12-12
上传用户:lx9076
用51单片机实现的数字钟,并附有按键扫描,用来实时的调节时间
上传时间: 2014-01-09
上传用户:weiwolkt
基于51单片机实现的数字钟 用keil编译,并用protues仿真实现。
上传时间: 2016-05-07
上传用户:赵云兴
用VHDL来模拟实现钟最终实现数字电子钟的设计,其中要用7段数码管
上传时间: 2013-12-17
上传用户:思琦琦
在maxplusII上用VHDL语言编程实现的数字基带信号的同步提取,是一个密码输入和修改的实例。在硬件实验箱上连线,并将程序下载到主芯片上完成。
上传时间: 2014-01-07
上传用户:TF2015
用 VHDL语言实现闹钟功能,可用于数字钟设计的单元电路,显示电路程序。
上传时间: 2016-06-13
上传用户:我干你啊
这是一个数字钟的VHDL实现.采用八段数码管显示! --可调闹铃,可校时。
上传时间: 2013-12-27
上传用户:qq21508895
本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统,能够用十进制数码显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。
上传时间: 2013-12-18
上传用户:sy_jiadeyi
这个程序主要介绍了数字钟用VHDL的写法,希望对大家有用
上传时间: 2016-08-31
上传用户:jackgao