(2,1,9)卷积码的一个查找表,用与(2,1,9)卷积码的编码,可以根据寄存器的状态来判别输出数.
上传时间: 2016-01-28
上传用户:1079836864
基于LPC213X的GPS应用及使用状态机解码。全面替代LPC213x.h, 展示结构指针在ARM之特殊寄存器应用,特殊寄存器变量可在WATCH窗口中显示,为软件仿真提供最大的方便。
上传时间: 2016-03-28
上传用户:lz4v4
linux 上读网卡mii寄存器判断网卡连接状态
上传时间: 2016-04-05
上传用户:wmwai1314
dsp2812的串口sci的状态查询方式调试程序 通过检测发送寄存器的状态标识来判断发送寄存器的工作状态
上传时间: 2014-01-26
上传用户:3到15
计算机要想访问HD61 202。必须 首先读取状态字寄存器的内容。主要是 要判别状态宇中的 Busy”标志;在 “Busy”标志表示为O时。计算机方可 访问HD61202。
上传时间: 2017-06-07
上传用户:zhliu007
/*--------- 8051内核特殊功能寄存器 -------------*/ sfr ACC = 0xE0; //累加器 sfr B = 0xF0; //B 寄存器 sfr PSW = 0xD0; //程序状态字寄存器 sbit CY = PSW^7; //进位标志位 sbit AC = PSW^6; //辅助进位标志位 sbit F0 = PSW^5; //用户标志位0 sbit RS1 = PSW^4; //工作寄存器组选择控制位 sbit RS0 = PSW^3; //工作寄存器组选择控制位 sbit OV = PSW^2; //溢出标志位 sbit F1 = PSW^1; //用户标志位1 sbit P = PSW^0; //奇偶标志位 sfr SP = 0x81; //堆栈指针寄存器 sfr DPL = 0x82; //数据指针0低字节 sfr DPH = 0x83; //数据指针0高字节 /*------------ 系统管理特殊功能寄存器 -------------*/ sfr PCON = 0x87; //电源控制寄存器 sfr AUXR = 0x8E; //辅助寄存器 sfr AUXR1 = 0xA2; //辅助寄存器1 sfr WAKE_CLKO = 0x8F; //时钟输出和唤醒控制寄存器 sfr CLK_DIV = 0x97; //时钟分频控制寄存器 sfr BUS_SPEED = 0xA1; //总线速度控制寄存器 /*----------- 中断控制特殊功能寄存器 --------------*/ sfr IE = 0xA8; //中断允许寄存器 sbit EA = IE^7; //总中断允许位 sbit ELVD = IE^6; //低电压检测中断控制位 8051
上传时间: 2013-10-30
上传用户:yxgi5
RTL8019AS以太网控制器以寄存器(16K的RAM)为核心,本地和远程控制并发的操作,RTL8019拥有控制、状态、数据寄存器,通过他们与MCU通信。 RTL8019的接收和发送的机理 网络芯片负责物理链路层的电信号与上层协议的数据之间的转化。在分层的参考模型中,层与层之间是独立的。以太网协议由芯片自动完成。
上传时间: 2015-11-25
上传用户:tyler
计数器 锁存器 12位寄存器 带load,clr等功能的寄存器 双向脚(clocked bidirectional pin) 一个简单的状态机 一个同步状态机 用状态机设计的交通灯控制器 数据接口 一个简单的UART 测试向量(Test Bench)举例: 加法器源程序 相应加法器的测试向量test bench)
上传时间: 2014-01-16
上传用户:bjgaofei
[VHDL经典设计26例]--在xilinx芯片上调试通过--[01--1位全加器][02--2选1多路选择器][03--8位硬件加法器][04--7段数码显示译码器][05--8位串入并出寄存器][6--8位并入串出寄存器][7--内部三态总线][8--含清零和同步时钟使能的4位加法计数器][9--数控分频器][10--4位十进制频率计][11--译码扫描显示电路][12--用状态机实现序列检测器的设计][13--用状态机对ADC0832电路控制实现SIN函数发生器][14--用状态机实现ADC0809的采样电路设计][15--DMA方式A/D采样控制电路设计][16--硬件电子琴][17--乐曲自动演奏][18--秒表][19--移位相加8位硬件乘法器][20--VGA图像显示控制器(彩条)][21--VGA图像显示控制器][22--等精度频率计][23--模拟波形发生器][24--模拟示波器][25--通用异步收发器(UART)][26--8位CPU设计(COP2000)]
上传时间: 2014-09-06
上传用户:han_zh
实现产生伪随机序列的部件 —— 线性反馈移位寄存器单元。 SFlog2为扩频因子的底数为2的对数值,cycle为PN序列的周期,其值为2^SFlog2。initial_state为移位寄存器的初始状态,generator_polynomial_coefficient为生成PN序列所需的本原多项式,对应于移位寄存器的连接向量。
上传时间: 2016-08-12
上传用户:zukfu