虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

物理 竞赛 论文

  • 高频隔离型光伏逆变器的研究.rar

    太阳能发电在世界能源危机的今天飞速发展,已成为新能源的主流之一。逆变器作为主要的能量变换装置器件,其性能的好坏直接影响着整个光伏系统的效率。本文采用电压外环、电流内环的双环控制策略,保证了系统的动态响应速度快,稳态误差小。为此,论文主要对系统的电路拓扑结构、数学模型、控制方法以及基于FPGA的软件实现方法等技术进行了分析研究。 本文首先通过对几种常见的数学模型分析方法的比较,选择适合本文的数学建模方法。文中给出了逆变器的拓扑结构,详细论述了其工作原理,对该逆变器不同工作状态下的等效电路进行分析,并利用状态空间平均法建立了逆变器数学模型,确定主要元件的参数。 随后对当前比较流行的几种逆变电路的控制方法进行了对比分析。本文采用的基于SPWM控制的电压电流双环控制的算法,具有开关频率固定、物理意义清晰、实现方便的优点,保证系统的稳态误差小,动态响应速度快。通过分析几种最大功率跟踪算法各自的优缺点,最后给出了改进的最大功率跟踪算法,保证系统输出最大功率。 最后用FPGA实现了系统控制方案的设计。整机测试结果表明:该逆变器的性能指标基本达到了设计要求,验证了数学模型和控制策略的有效性和理论分析的正确性和可行性。

    标签: 高频 隔离型 光伏逆变器

    上传时间: 2013-07-25

    上传用户:时代将军

  • 绕组励磁同步电机无传感器矢量控制的研究.rar

    绕组励磁同步电机具有功率因数可调、效率高等优点,在工业大功率场合获得了广泛应用,因此研究和开发高性能的绕组励磁同步电机驱动系统具有重大的经济价值和社会效益。目前开发高性能绕组励磁同步电机驱动系统所采用的控制方案主要有两种:一种是直接转矩控制(DTFC);另一种是磁场定向矢量控制(FOC)。绕组励磁同步电机的矢量控制策略具有控制结构简单,物理概念清晰,电流、转矩波动小,转速响应迅速,易实现数字控制等优点。因此,在交流传动领域中,越来越受到学者的关注。但是,无论在国内还是国外,交直交型绕组励磁同步电机矢量控制系统的研究还缺乏全面深入的理论研究,还没有建造起矢量控制系统的理论体系构架。本文对绕组励磁同步电机矢量控制系统进行了初步的理论探讨,并进行了详细的实践研究,为以后更深入、广泛地研究此系统,打好坚实的基础。本论文主要研究内容如下: @@ 通过广泛的查找文献,对几种常见的同步电机传动系统进行了综述,分析了同步电机变频调速原理,在此基础上,讲述了无传感器技术在同步电机中的应用现状。无传感器技术主要有两大类:基于基波量的检测方法和基于外加信号的激励法。随后,对转子初始位置的估计进行了综述,其方法有:基于电机定子铁芯饱和效应的转子位置估计,高频信号注入法,基于定子绕组感应电压的估计法和基于相电感计算法等。绕组励磁同步电机转子初始位置估计的研究还很少。 @@ 对绕组励磁同步电机矢量控制的理论进行了全面深入地研究,建立起矢量控制的理论体系构架。 @@ 首先,基于磁势等效原理,将三相静止交流信号等效变换为两相旋转直流信号,将交流电机等效为直流电机进行控制。在Clarke变换和Park变换的基础上,得到凸极同步电机转子磁场定向的电压矩阵方程、功率方程和运动方程。根据上述方程,绘出dq轴的等值电路及矢量图,得到状态空间描述的dq轴数学模型。 @@ 其次,根据模型参考自适应原理,对同步电机转速进行估计。忽略同步电机d轴阻尼绕组的作用,取同步转速为零,得到同步电机αβ静止坐标系下 的数学模型。将不含有转子转速信息的方程作为参考模型,将含有转速参数的方程作为可调模型,根据波波夫超稳定性和正性原理,对转子转速进行估计。@@ 最后,根据模型参考自适应估计的转子转速,设计磁通观测器来估计转子磁通,实现磁通反馈闭环控制。磁通观测器采用降维观测器,仅对转子磁通分量进行重构,并通过极点配置算法,合理配置观测器的极点,使观测器满足系统的性能指标,达到磁通观测的目的。 @@ 新颖的空间矢量脉宽调制算法。从空间矢量的基本概念入手,深入分析了定子三相对称电压与空间电压矢量之间的关系。由三相电压源型逆变器输出电压波形得到六个有效开关状态矢量,这六个开关矢量和两个零矢量合成一组等幅不同相的电压空间矢量,去逼近圆形旋转磁场。其次,根据空间电压矢量所在的扇区,选择相邻有效开关矢量,在伏秒平衡的法则下,计算各有效开关矢量的作用时间。并且,探讨了扇区判断和扇区过渡问题,定性分析了空间矢量脉宽调制(SVPWM)的性能。最后,根据每个扇区中开关矢量作用时间,采用软件构造法,在TMS320LF2407A硬件上实现了SVPWM。实验结果表明,该算法简单易实现,能够有效的提高直流母线的电压利用率,具有在低频运行稳定,逆变器输出电流正弦度好等优点。 @@ 空间矢量过调制算法的研究。在上述线性调制的基础上,提出一种基于电压空间矢量的过调制方法。过调制区域根据调制度分成两种不同的模式,分别为模式Ⅰ(0.907

    标签: 绕组 励磁 同步电机

    上传时间: 2013-07-25

    上传用户:gaorxchina

  • 单片机论文资料,精华中的精华,保证你下的不后悔,做毕设必备的资料.rar

    单片机论文资料,精华中的精华,保证你下的不后悔,做毕设必备的资料..,欢迎下载

    标签: 单片机 论文资料

    上传时间: 2013-04-24

    上传用户:edisonfather

  • SATA2.0硬盘加解密接口芯片数据通路的设计与FPGA实现.rar

    SATA接口是新一代的硬盘串行接口标准,和以往的并行硬盘接口比较它具有支持热插拔、传输速率快、执行效率高的明显优势。SATA2.0是SATA的第二代标准,它规定在数据线上使用LVDS NRZ串行数据流传输数据,速率可达3Gb/s。另外,SATA2.0还具有支持NCQ(本地命令队列)、端口复用器、交错启动等一系列技术特征。正是由于以上的种种技术优点,SATA硬盘业已被广泛的使用于各种企业级和个人用户。 硬盘作为主要的信息载体之一,其信息安全问题尤其引起人们的关注。由于在加密时需要实时处理大量的数据,所以对硬盘数据的加密主要使用带有密钥的硬件加密的方式。因此将硬盘加密和SATA接口结合起来进行设计和研究,完成基于SATA2.0接口的加解密芯片系统设计具有重要的使用价值和研究价值。 本论文首先介绍了SATA2.0的总线协议,其协议体系结构包括物理层、链路层、传输层和命令层,并对系统设计中各个层次中涉及的关键问题进行了阐述。其次,本论文对ATA协议和命令进行了详细的解释和分析,并针对设计中涉及的命令和对其做出的修改进行了说明。接着,本论文对SATA2.0加解密控制芯片的系统设计进行了讲解,包括硬件平台搭建和器件选型、模块和功能划分、系统工作原理等,剖析了系统设计中的难点问题并给出解决问题的方法。然后,对系统数据通路的各个模块的设计和实现进行详尽的阐述,并给出各个模块的验证结果。最后,本文简要的介绍了验证平台搭建和测试环境、测试方法等问题,并分析测试结果。 本SATA2.0硬盘加解密接口电路在Xilinx公司的Virtex5 XC5VLX50T FPGA上进行测试,目前工作正常,性能良好,已经达到项目性能指标要求。本论文在SATA加解密控制芯片设计与实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。

    标签: SATA FPGA 2.0

    上传时间: 2013-04-24

    上传用户:JIUSHICHEN

  • SATA协议分析及其FPGA实现.rar

    并行总线PATA从设计至今已快20年历史,如今它的缺陷已经严重阻碍了系统性能的进一步提高,已被串行ATA(Serial ATA)即SATA总线所取代。SATA作为新一代磁盘接口总线,采用点对点方式进行数据传输,内置数据/命令校验单元,支持热插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的传输速度。目前SATA已在存储领域广泛应用,但国内尚无独立研发的面向FPGA的SATAIP CORE,在这样的条件下设计面向FPGA应用的SATA IP CORE具有重要的意义。 本论文对协议进行了详细的分析,建立了SATA IP CORE的层次结构,将设备端SATA IP CORE划分成应用层、传输层、链路层和物理层;介绍了实现该IPCORE所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议IP CORE的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综合和测试。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)实现了1.5Gbps的串行传输链路;设计满足协议需求、适合FPGA设计的并行结构,实现了多状态机的协同工作:在高速设计中,使用了流水线方法进行并行设计,以提高速度,考虑到系统不同部分复杂度的不同,设计采用部分流水线结构;采用在线逻辑分析仪Chipscope pro与SATA总线分析仪进行片上调试与测试,使得调试工作方便快捷、测试数据准确;严格按照SATA1.0a协议实现了SATA设备端IP CORE的设计。 最终测试数据表明,本论文设计的基于FPGA的SATA IP CORE满足协议需求。设计中的SATA IP CORE具有使用方便、集成度高、成本低等优点,在固态电子硬盘SSD(Solid-State Disk)开发中应用本设计,将使开发变得方便快捷,更能够适应市场需求。

    标签: SATA FPGA 协议分析

    上传时间: 2013-06-21

    上传用户:xzt

  • 基于FPGA语音识别系统设计与实现.rar

    近年来,语音识别研究大部分集中在算法设计和改进等方面,而随着半导体技术的高速发展,集成电路规模的不断增大与各种研发技术水平的不断提高,新的硬件平台的推出,语音识别实现平台有了更多的选择。语音识别技术在与DSP、FPGA、ASIC等器件为平台的嵌入式系统结合后,逐渐向实用化、小型化方向发展。 本课题通过对现有各种语音特征参数与孤立词语音识别模型进行研究的基础上,重点探索基于动态时间规整算法的DTW模型在孤立词语音识别领域的应用,并结合基于FPGA的SOPC系统,在嵌入式平台上实现具有较好精度与速度的孤立词语音识别系统。 本系统整体设计基于DE2开发平台,采用基于Nios II的SOPC技术。采用这种解决方案的优点是实现了片上系统,减少了系统的物理体积和总体功耗;同时系统控制核心都在FPGA内部实现,可以极为方便地更新和升级系统,大大地提高了系统的通用性和可维护性。 此外,由于本系统需要大量的高速数据运算,在设计中作者充分利用了Cyclone II芯片的丰富的硬件乘法器,实现了语音信号的端点检测模块,FFT快速傅立叶变换模块,DCT离散余弦变换模块等硬件设计模块。为了提高系统的整体性能,作者充分利用了FPGA的高速并行的优势,以及配套开发环境中的Avalon总线自定义硬件外设,使系统处理数字信号的能力大大提高,其性能优于传统的微控制器和普通DSP芯片。 本论文主要包含了以下几个方面: (1)结合ALTERA CYCLONE II芯片的特点,确定了基于FPGA语音识别系统的总体设计,在此基础上进行了系统的软硬件的选择和设计。 (2)自主设计了纯硬件描述语言的驱动电路设计,完成了高速语音采集的工作,并且对存储数据芯片SRAM中的原始语音数据进行提取导入MATLAB平台测试数据的正确性。整个程序测试的方式对系统的模块测试起到重要的作用。 (3)完成高速定点256点的FFT模块的设计,此模块是系统成败的关键,实现高速实时的运算。 (4)结合SOPC的特性,设计了人机友好接口,如LCD显示屏的提示反馈信息等等,以及利用ALTERA提供的一些驱动接口设计完成用户定制的系统。 (5)进行了整体系统测试,系统可以较稳定地实现实时处理的目的,具有一定的市场潜在价值。

    标签: FPGA 语音识别 系统设计

    上传时间: 2013-05-23

    上传用户:ABCD_ABCD

  • DDR2控制器IP的设计与FPGA实现.rar

    DDR2 SDRAM是目前内存市场上的主流内存。除了通用计算机系统外,大量的嵌入式系统也纷纷采用DDR2内存,越来越多的SoC系统芯片中会集成有DDR2接口模块。因此,设计一款匹配DDR2的内存控制器将会具有良好的应用前景。 论文在研究了DDR2的JEDEC标准的基础上,设计出DDR2控制器的整体架构,采用自项向下的设计方法和模块化的思想,将DDR2控制器划分为若干模块,并使用Verilog HDL语言完成DDR2控制器IP软核中初始化模块、配置模块、执行模块和数据通道模块的RTL级设计。根据在设计中遇到的问题,对DDR2控制器的整体架构进行改进与完善。在分析了Altera数字PHY的基本性能的基础上,设计DDR2控制器与数字PHY的接口模块。搭建DDR2控制器IP软核的仿真验证平台,针对设计的具体功能进行仿真验证,并实现在Altera Stratix II GX90开发板上对DDR2存储芯片基本读/写操作控制的FPGA功能演示。 论文设计的DDR2控制器的主要特点是: 1.支持数字PHY电路,不需要实际的硬件电路就完成DDR2控制器与DDR2存储芯片之间的物理层接口,节约了设计成本,缩小了硬件电路的体积。 2.将配置口从初始化模块中分离出来,简化了具体操作。 3.支持多个DDR2存储芯片,使得DDR2控制器的应用范围更为广阔。 4.支持DDR2的三项新技术,充分发挥DDR2内存的特性。 5.自动DDR2刷新控制,方便用户对DDR2内存的控制。

    标签: DDR2 FPGA 控制器

    上传时间: 2013-06-10

    上传用户:ynzfm

  • 基于FPGA的10M100M以太网控制器的设计.rar

    随着以太网技术的不断发展,网络的传输速度已经由最初的10M发展到现在的10,000M。用可编程逻辑器件(FPGA)实现以太网控制器与其它SOC系统的互连成为当前的研究热点。本文阐述了MAC层的FPGA设计、仿真及测试;介绍了整个系统的内部结构、模块划分,并对各个模块的设计过程进行了详细阐述,接着介绍了开发环境和验证工具,同时给出测试方案、验证数据、实现结果及时序仿真波形图。 对MAC层的主要功能模块如:发送模块、接收模块、MAC流程控制模块、寄存器模块、MⅡ接口模块和主机接口模块以及CRC,CSMA/CD,HASH表等算法给出了基于FPGA及硬件描述语言的解决方法。 本课题针对以下三个方面进行了研究并取得一定的成果: 1)FPGA开发平台的硬件实现。选用Xilinx公司的XC3S1000-FT256-4-C和ATMEL公司的ARM9200作为测试的核心器件,采用LXT971芯片作为物理层芯片,AT91RM9200作为数据输入源和双blockram作为帧缓存搭建FPGA硬件验证开发平台。 2)基于FPGA实现以太网控制器。用VerilogHDL语言构建以太网控制器,实现CSMA/CD协议、10M/100M自适应以及与物理层MⅡ接口等。 3)采用片上系统通用的WS接口。目的是便于与具有通用接口的片上系统互连,也为构建SOC上处理器提供条件。 本论文实现了一个基于WS总线接口可裁减的以太网MAC控制器IP软核,为设计具有自主知识产权的以太网MAC控制器积累了经验。同时,为与其它WS接口的控制器实现直接互连创造了条件,对高层次设计这一先进ASIC设计方法也有了较为深入的认识。

    标签: 10M100M FPGA 以太网控制器

    上传时间: 2013-07-17

    上传用户:bruce

  • 电子科大硕士论文_基于H_264的嵌入式家庭远程视频监控系统的设计与实现.rar

    电子科大硕士论文_基于H_264的嵌入式家庭远程视频监控系统的设计与实现.rar

    标签: 264 电子科大 嵌入式

    上传时间: 2013-07-24

    上传用户:20160811

  • 毕业论文.rar

    本人撰写的2010届毕业设计论文,主要涉及以太网五口千兆交换机的设计与制作

    标签: 毕业论文

    上传时间: 2013-06-25

    上传用户:LSPSL