虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

片外Flash和Sram实验

  • 本程序通过分析由CCS的工具hex6x.exe生成的.map文件和.hex文件

    本程序通过分析由CCS的工具hex6x.exe生成的.map文件和.hex文件,生成.h与.asm文件, 以供烧写程序通过仿真器直接将用户应用程序烧写至片上flash,方便用户程序的更新

    标签: hex CCS exe map

    上传时间: 2013-12-01

    上传用户:zsjinju

  • TI公司的增强型8位单片机upsd32xx系列芯片

    TI公司的增强型8位单片机upsd32xx系列芯片,利用片上flash模拟EEPROM使用,方便保存参数,无需外接参数保存芯片了。内含英文说明文档和keil c源码,PLD项目源码。

    标签: upsd 32 xx TI公司

    上传时间: 2013-12-13

    上传用户:253189838

  • SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC

    SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用。 4.CPLD/ FPGA 每一I/O Pin 皆有逻辑状态监视器,以便迅速了解每一引脚状态。 5.清楚标示每一管脚的脚位,易于观察和测量。 6.使用并口在开发系统下直接下载。 7.可在线将CPLD/ FPGA 程序到FLASH ROM,实验仪可独立运行,适合大学生EDA 电子竞赛。 8.可做8051 和CPLD/ FPGA 的组合电路实验。 9.适用于WINDOWS95/98/NT/2000/XP 操作系统。 10.数万门的现场可编程芯片让设计所思即所得。

    标签: FPGA SX-CPLD CPLD 数字逻辑

    上传时间: 2016-03-14

    上传用户:671145514

  • EasyARM2100工程模板 该工程模板在文件夹EasyARM2100下

    EasyARM2100工程模板 该工程模板在文件夹EasyARM2100下,适用于EasyARM2104和EasyARM2100开发板。 该模板在文件夹EasyARM2100下,适用于EasyARM2100开发板,仅适合于用ADS编译器的器情况。 模板文件夹下有一些文件夹,用于存放产生的文件。src文件夹用于存放用户的源文件。 模板包含了EasyARM系列开发板的启动代码、初始化文件、分散加载文件等。这些文件和ADS模板的文件相同。 模板已经为用户设置好了各种生成目标的设置选项,包括仿真片内RAM调试、片外RAM调试、片内FLASH调试、片内FLASH发布,以及所需要的初始化文件。对不同开发板和不同芯片,生成目标会有所不同。在模板文件夹下有各种不同生成目标的文件夹,用于存放各自的输出文件。 EasyARM2100模板,有Simulator、Debug in RAM、Debug in FLASH和Release in FLASH 4种生成目标

    标签: EasyARM 2100 工程模板

    上传时间: 2013-12-17

    上传用户:515414293

  • 用过采样和求均值提高ADC分辨率 很多应用需要使用模/数转换器 ADC 进行测量 这些应用所需要的分辨率取决于信号的动 态范围 必须测量的参数的最小变化和信噪比 SNR 因此 很多系统使用较高

    用过采样和求均值提高ADC分辨率 很多应用需要使用模/数转换器 ADC 进行测量 这些应用所需要的分辨率取决于信号的动 态范围 必须测量的参数的最小变化和信噪比 SNR 因此 很多系统使用较高分辨率的片外ADC 然而也可以通过使用一些技术来达到较高的分辨率和SNR 本应用笔记介绍用过采样和求均值的方 法来提高模数转换的分辨率和SNR 过采样和求均值技术可以在不使用昂贵的片外ADC的情况下提 高测量分辨率 本应用笔记讨论如何使用过采样和求均值的方法来提高模/数转换 ADC 测量的分辨率 另 外 本文最后的附录A B和C分别给出了对ADC噪声的深入分析 最适合过采样技术的ADC噪声 类型和使用过采样和求均值技术的示例代码

    标签: ADC SNR 分辨率 测量

    上传时间: 2016-06-21

    上传用户:hanli8870

  • 这是msp430f449单片机系统时钟源控制和选择的控制方式源代码

    这是msp430f449单片机系统时钟源控制和选择的控制方式源代码,可以选择片外高速晶振,片外标准时钟晶振,片内RC振荡器三个时钟源

    标签: 430f f449 msp 430

    上传时间: 2016-08-09

    上传用户:lht618

  • 是一个基于GSM数据支撑集和SQL Server数据库的学生实验报告

    是一个基于GSM数据支撑集和SQL Server数据库的学生实验报告,包括了SQL SERVER的安装实验,数据库的创建和维护实验,数据库表的创建和维护实验,数据维护实验,数据查询实验,视图建立、查询和维护实验,数据库的接口实验,数据的完整性实验,数据库的安全性实验,数据库备份和恢复

    标签: Server GSM SQL 数据

    上传时间: 2016-08-18

    上传用户:1583060504

  • 该文设计的 D S P最小系统可应用于教学

    该文设计的 D S P最小系统可应用于教学,本科生通过在此硬件平台上实现 F S K的调 制及 F I R滤波器的实现两个实验,可以掌握 D S P硬件调试方法,增加对 D S P开发过程,以及 D S P基本 算 法 实现 的理 解。文 中所 设计 的 D S P最 小 系统 由 T I公 司 的定 点 D S P芯 片 T MS 3 2 0 V C 5 4 0 2及其相关电源和时钟电路 、片外扩展存储 器、A / D、D / A、标准 U A R T接 口构成

    标签: 最小系统 应用于

    上传时间: 2016-10-09

    上传用户:caozhizhi

  • c8051f系列单片机的SPI 并行/串行通信源程序 Cygnal出的一种混合信号系统级单片机。片内含CIP-51的CPU内核

    c8051f系列单片机的SPI 并行/串行通信源程序 Cygnal出的一种混合信号系统级单片机。片内含CIP-51的CPU内核,它的指令系统与MCS-51完全兼容。其中的C8051F020单片机含有64kB片内Flash程序存储器,4352B的RAM、8个I/O端口共64根I/O口线、一个12位A/D转换器和一个8位A/D转换器以及一个双12位D/A转换器、2个比较器、5个16位通用定时器、5个捕捉/比较模块的可编程计数/定时器阵列、看门狗定时器、VDD监视器和温度传感器等部分。C8051F020单片机支持双时钟,其工作电压范围为2.7~3.6V(端口I/O,RST和JTAG引脚的耐压为5V)。与以前的51系列单片机相比,C8051F020增添了许多功能,同时其可靠性和速度也有了很大提高。

    标签: c8051f Cygnal SPI CIP

    上传时间: 2013-12-24

    上传用户:Thuan

  • 1数据传送与多字节十进制加法实验 1. 数据传送实验 把数据0A0H放到地址为40H内存单元

    1数据传送与多字节十进制加法实验 1. 数据传送实验 把数据0A0H放到地址为40H内存单元,并将数值和地址分别递增1,要求一共做十次这样的操作。 将内存空间40H-49H的数值分别传递给50H-59H的内存空间中 2. 多字节十进制加法实验 将存放在单片机内部RAM中以40H为首的3个地址单元中的一十进制数与存放在50H为首的3个地址单元中的一十进制数相加,将相加结果存放在以60H为首的地址RAM地址单元中。 2要求在8个LED数码管显示8个指定的数(例如学号)。 编程提示:数码管模块具有两个地址:片选地址和数据(段码)地址,要在某个数码管上显示1个数,需要先向片选地址上送一个数选中其中一个数码管,在向数据地址送要显示的数据的段码值。要8位同时显示,需要采用动态刷新的方式将8位数码管轮流显示。 共阳极数码管段码:C0H,F9H,A4H,B0H,99H,92H,82H,F8H,80H,90H对应0~9

    标签: 0A0H 40H 数据传送 实验

    上传时间: 2014-01-20

    上传用户:lanjisu111