虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

片上<b>存储器</b>

  • VIP专区-嵌入式/单片机编程源码精选合集系列(45)

    VIP专区-嵌入式/单片机编程源码精选合集系列(45)资源包含以下内容:1. 详细的介绍了minigui的原理及其在linux上的实现..2. c8051f04x_cn数据手册中文版c 8051f04x_cn数据手册中文版.3. 汇编时钟程序.4. 这是一个minweb原程序.5. 做液晶显示用的获得汉字字模区位码的软件和一些例城.6. 这是移植到hcs12上的UC/OS-ii程序 欢迎使用.7. 数据采集模拟端口选择.8. 用模拟比较器实现AD模拟转换.9. 用c语言编写的SPI总线在单片机中的应用源代码.10. 用c语言编写的计算器的源代码.11. 单片机液晶显示器点阵的实现.12. 键盘扫描输入.13. ATmega128L单片机 数据手册 ATmega128L微控制器.14. S3C44B0X全套培训资料及源代码 e008s3c44b0x.15. FreeRTOS ver3.4.2 免费Real Time OS..16. 转载别人的作为下载源.17. 程序为步进电机程序.18. 此程序为红绿灯程序.19. ad采集程序.20. cvavrc编译器函数库介绍,对各函数介绍比较全。.21. 这里是对80c196的一个概述.22. 这是Chipcon公司推出的最新板Zigbee开发软件平台RFSmart_Studio6.20。CC2430.23. 一个很好用的12864液晶显示屏的驱动源程序.24. 有关ARM的详细的参考资料.25. 该程序是周立功公司开发的在lpc系列ARM的基础上开发SD卡的相关程序以及对应pc机程序.26. Easy JTAG Driver.27. gdb使用详解.doc 嵌入式开发努力学习中!.28. PCI9054应用程序(VC)是用VC开发的对应的应用程序.29. ucos2 内核的详尽代码.30. 基于s3c44b0的测试程序.31. 基于nios软核处理器的FPGA嵌入式片上系统中的mp3算法.32. 日本很有名的一个嵌入式RTOS.33. 一个小的操作系统包括应用程序很有参考价值.34. 一个开放源代码的AVR单片机编程器.35. QF量子框架源码.36. LU矩阵分解单机版最新版本.37. 随机长生一些温度直.38. 嵌入式程序.39. vxworks嵌入式程序.40. C语言开发用开Z80芯片的汇编语言... 软件类别:其他程序 运行环境:Win9x/NT/2000/XP.

    标签: 机械制造 工艺

    上传时间: 2013-04-15

    上传用户:eeworm

  • VIP专区-嵌入式/单片机编程源码精选合集系列(51)

    VIP专区-嵌入式/单片机编程源码精选合集系列(51)资源包含以下内容:1. 上传一个带源代码的嵌入式实时多任务操作系统CMX.2. 数字钟可以说明的具体功能都在文件家中,请仔细参阅,希望大家可以相互学习,共同进步.3. i2c主模块的底层驱动,使用方便简单,可以用任何才c开发工具开发.4. Altare公司训练新人的练习题下载 FPGA/CPLD.5. 该系统是一个温度测控系统,传感器采用tlc549,内付有proteus的仿真图形,可以模拟外围电路,程序采用c,开发环境是keil c..6. 该程序是iic程序的测试程序.7. 该程序是了解51,想深入了解嵌入式系统的很好的实例!本程序对us/os ii实现了成功的移植.8. 智能电动小车.9. 本人写的51开发板的串口通信程序.10. cypress的an2131开发板原理图.11. 嵌入式软件模拟测试平台的设计与实现技术.12. 基于ARM和μCOS_II的电液比例控制系统的设计.13. VxWorks操作系统在S3C4510B上的移植.14. 基于Linux的嵌入式LCD设计.15. s3c44b0下外部中断测试程序。带有按键及串口显示。.16. ATMEL公司的AT91M55800芯片的开发板原理图.17. 用PIC16F877实现的基于Hoarder board的C源程序.18. 基于RM9200主芯片.19. 这是非常好的vhdl例子.20. 嵌式系统设计与实例开发实验教材1(清华大学出版社).魏洪兴、周亦敏编著 基于S3C44B0的键盘扫描以及LED显示实验代码.21. wince下drve驱动测试程序大家学习使用.22. 用在COM和嵌入系统开发的示例性程序源码有详细的开发说明..23. 新闻发布系统.24. 这是基于altera的片上处理器nios 的一个IP电话终端的设计,来源altera的电子设计文章大赛..25. 一个使用Mscomm控件编写的串口通信软件.26. nRF24L01 software driver running on AT89C5131A micrcontroller..27. 关于电力自动化远动产品谣信、遥控的电路原理图.28. 电力自动化通讯通道中电话MODEM的原理图.29. 用c语言编写MP3 源程序.30. uc/os2.83最新源代码.31. 基于I2C的RTC(实时时钟)的小程序,用c编写的,实现的是年历功能.32. xml解析器(在niosII环境下用C语言开发的).33. 基于CPLD的FSK信号发生器的设计.PDF.34. 基于CPLD的多功能信号发生器设计.PDF.35. CPU是S3C44B0X,是学习时可用来参考,很好的原理图.36. vte 是linux下的一款控制终端程序.37. 通过一个实例.38. wisgo7007的开发方案的原理图文件.39. 一款ccd摄像头的原理图设计.40. 这是单机测试串口发送和接收数据的程序,很简单啊!完成基本的串口工作.

    标签: 液压系统 消除方法

    上传时间: 2013-06-02

    上传用户:eeworm

  • VIP专区-嵌入式/单片机编程源码精选合集系列(117)

    VIP专区-嵌入式/单片机编程源码精选合集系列(117)资源包含以下内容:1. (1)可以实时显示当前时间。 (2)可以用键盘设定多个预定打铃时间。 (3)学有余力的同学可以增加语音提示的功能.2. 关于ARM控制鼠标运行的C程序 所用IC为LPC2132等,程序包含接收和发送数据子程序.3. 来自PhysioNet的心电分析软件WFDB使用指南.4. 单片机接口技术实用子程序配套源代码 内含关于串口通信、键盘控制、液晶显示等功能的源码.5. Boot code for ADM5120 with serial console for Edimax router..6. 论文名字为:多模式自适应嵌入式实时视觉监督。在开发智能监控摄像机时这篇论文会对研究者又帮助。.7. bootloader源代码.8. 汇编的雷达程序代码.9. 这个是51的光电隔离设计。.10. nios ii在电机控制中的应用.11. CPLD控制的数据采集器原理图.12. 关于三星的s3c2410芯片的开发板的原理图.13. 本程序段为mifare one 卡读写程序的子程序 也是关键程序.14. AT89C2051的设计手册。.15. 这个是有关DS12887的资料,超级详细的..解释的很明白.16. s3c44b0 bios起动源程序.17. 一个Megaco实现源代码.18. FPGA的Nios配合时如何计算SDRAM相位的文章.19. This an exercise in using finite state machines.基于ALTERA的DE2开发 平台.20. 嵌入式微处理器系统 崔光佐 普适计算与应用实验室 北京大学现代教育技术中心 www.uclab.org.21. SST39VF160操作子程序.22. 基于51单片机的单工呼叫系统详细源代码程序.23. AT91RM9200测试程序.24. TGLCMLIMIT64A接口程序(模拟方式).25. Version Management with CVS.26.  PSoC(可编程片上系统)是Cypress半导体公司生产的包含有8位微处理器核和数字与模拟混合的信号阵列芯片.27. 你相学会CPLD,FPGA,教程,快速,么,你想使用硬件编程语言么.那就看这个吧,只要5分钟.让你入门.28. S3C2410下LCD驱动程序移植 及GUI程序编写 以一个实例来叙述S3C2410下一个驱动程序的编写(本文的初始化源码以华恒公司提供的s3c2410fb.c为基础)及简单的GUI程序的编写。.29. s3c44b0 的开发板测试的所有源代码及程序!!!汇编代码主要完成系统初始化.30. 周立功实验串口调试! 周立功实验串口调试!.31. 周立功实验SPI调试! 周立功实验SPI调试!.32. 周立功实验SSP调试! 周立功实验SSP调试!.33. 周立功实验定时器调试! 周立功实验定时器调试!.34. 周立功实验PWM调试! 周立功实验PWM调试!.35. PT0611打印机代码,可用于学习用,如果有需要可以下载.36. Cyclone1C20的Nios开发板完整原理图Protel格式.37. 寻迹小车主控程序.38. 语言嵌入式系统编程修炼之道,非常有用的嵌入式开发语言学习.39. 附件为at91sam9261dk评估板原理图,protel99se格式的.40. 51单片机ADS7846适合用在4线制触摸屏.

    标签: 4421 FSK ISM IA

    上传时间: 2013-06-01

    上传用户:eeworm

  • VIP专区-嵌入式/单片机编程源码精选合集系列(126)

    VIP专区-嵌入式/单片机编程源码精选合集系列(126)资源包含以下内容:1. 嵌入式开发讲义.2. can总线部分的基本应用.3. sysinternals公司的文件系统监视工具源代码.4. c8051f的控制直流电动机的源程序.5. proteus仿真LIUSHUIDENG的例子.6. YM12864液晶模块的驱动程序.7. 本课题要求在研究PC机键盘通信协议的基础上.8. 在FPGA的嵌入式picoblaze设计中使用到的汇编器.9. 我培训时Uboot移植的一个实验手册,一步一步介绍了Uboot的移植过程..10. PCI调试笔记.11. 关于i2c模拟总线的c语言版本的c51程序.12. protell99的设计技巧.13. 6713 的pcb图 满意有用的 用protel打开.14. spi读取AVR单片机flash的程序.15. 以PE结构显示分析的PE文件.16. PIC C 入门学习,初学者用,好上手..17. ubi9021的51驱动程序.18. CH374的开发程序.19. USB下载文件,汉字LCD显示,FAT32文件系统.20. philips SERVO的参考资料.21. DCT域HDTV到SDTV转码中图像下采样算法的研究及系统实现与优化.22. 时钟芯片读写程序.23. eCognition5.0软件的操作说明书.24. 实现8通道模拟/数字转换和数字/模拟转换的例子,采用ISA总线控制逻辑..25. Cast IP PCI- Master32 User Manual.26. nios竞赛论文1 nios竞赛论文1.27. nios2(新)竞赛论文2 竞赛论文2.28. nios2竞赛论文3 竞赛论文3.29. (新)竞赛论文4 (新)竞赛论文4.30. (新)竞赛论文5 (新)竞赛论文5.31. 基于CC2430实现ZigBee通信.32. 这个是手机游戏的代码.33. sd卡底层的操作子程序.34. yaffs文件系统的移植.35. 一种检测嵌入式开发板的小软件,用着很方便..36. 本文主要介绍和分析了在集成芯片设计中几种常用的片上系统总线-CoreConnect 总线、MBA 总线、Wishbone 总线和OCP 总线.37. 高速DSP与外围器件的接口配置主要是速度匹配与接口形式.38. 利用射频卡读写基站U2270B实现对EM4100卡的读取控制。系统会自动对曼彻斯特编码进行解调.39. 电路设计里面的一些具体封装,及解释说明一些注意事项.40. 基于AVR的一个嵌入式的FAT32的代码.

    标签: HDMI

    上传时间: 2013-04-15

    上传用户:eeworm

  • 基于LabVIEW和SOPC的智能型函数发生器的研究与设计.rar

    函数发生器又名任意波形发生器,是一种常用的信号源,广泛应用于通信、雷达、导航等现代电子技术领域。信号发生器的核心技术是频率合成技术,主要方法有:直接模拟频率合成、锁相环频率合成(PLL)、直接数字合成技术(DDS)。DDS是开环系统,无反馈环节,输出响应速度快,频率稳定度高。因此直接数字频率合成技术是目前频率合成的主要技术之一,其输出信号具有相对较大的带宽、快速的相位捷变、极高的相位分辨率和相位连续等优点。本文的主要工作是采用SOPC结合虚拟仪器技术,进行DDS智能函数发生器的研制。 本文介绍了虚拟仪器技术的基本理论,简要阐述了仪器驱动程序、VISA等相关技术。对SOPC技术进行了深入的研究:SOPC技术是基于可编程逻辑器件的可重构片上系统,它作为SOC和CPLD/FPGA相结合的一项综合技术,结合了两者的优点,集成了硬核或软核CPU、DSP、锁相环、存储器、I/O接口及可编程逻辑,可以灵活高效地解决SOC方案,而且设计周期短,设计成本低,非常适合本设计的应用。本文还对基于DDS原理的设计方案进行了分析,介绍了DDS的基本理论以及数学综合,在研究DDS原理的基础上,利用SOPC技术,在一片FPGA芯片上实现了整个函数发生器的硬件集成。 本文就函数发生器的设计制定了整体方案,对软硬件设计原理及实现方法进行了具体的介绍,包括整个系统的硬件电路,SOPC片上系统和PC端软件的设计。在设计中,LabVIEW波形编辑软件和函数发生器二者采用异步串口进行通信。利用LabVIEW的强大功能,把波形的编辑,系统的设置放到计算机上完 成,具有人机界面友好、系统升级方便、节约硬件成本等诸多优势。同时充分利用了FPGA内部大量的逻辑资源,将DDS模块和微处理器模块集成到一个单片FPGA上,改变了传统的系统设计思路。通过对系统仿真和实际测试,结果表明该智能型函数发生器不仅能产生理想的输出信号,还具有集成度高、稳定性好和扩展性强等优点。关键词:智能型函数发生器,虚拟仪器,可编程片上系统,直接数字合成技术,NiosⅡ处理器。

    标签: LabVIEW SOPC 智能型

    上传时间: 2013-07-09

    上传用户:zw380105939

  • 基于FPGA的通用实时信号处理系统的硬件设计与实现.rar

    近年来,以FPGA为代表的数字系统现场集成技术取得了快速的发展,FPGA不但解决了信号处理系统小型化、低功耗、高可靠性等问题,而且基于大规模FPGA单片系统的片上可编程系统(SOPC)的灵活设计方式使其越来越多的取代ASIC的市场。传统的通用信号处理系统使用DSP作为处理核心,系统的可重构型不强,FPGA解决了这一问题,并且现有的FPGA中,多数已集成DSP模块,结合FPGA较强的信号并行处理特性使其与DSP信号处理能力差距很小。因此,FPGA作为处理核心的通用信号处理系统具有很强的可实施性。 @@ 基于上述要求,作者设计和完成了一个基于多FPGA的通用实时信号处理系统。该系统采用4片XC3SD1800A作为处理核心,使用DDR2 SDRAM高速存储实时数据。作者通过全面的分析,设计了核心板、底板和应用板分离系统架构。该平台能够根据实际需求进行灵活的搭配,核心板之间的数据传输采用了LVDS(低电压差分信号)技术,从而使得数据能够稳定的以非常高的速率进行传输。 @@ 本系统属于高速数字电路的设计范畴,因此必须重视信号完整性的设计与分析问题,作者根据高速电路的设计惯例和软件辅助设计的方法,在分析和论证了阻抗控制、PCB堆叠、PCB布局布线等约束的基础上,顺利地完成了PCB绘制与调试工作。 @@ 作为系统设计的重要环节,作者还在文中研究了在系统设计过程中出现的电源完整性问题,并给出了解决办法。 @@ LVDS高速数据通道接口和DDR2存储器接口设计决定本系统的使用性能,本文基于所选的FPGA芯片进行了详细的阐述和验证。并结合系统的核心板和底板,完成了应用板,视频图像采集、USB、音频、LCD和LED矩阵模块显示等接口的设计工作,对其中的部分接口进行了逻辑验证。 @@ 经过测试,该通用的信号处理平台具有实时性好、通用性强、可扩展和可重构等特点,能够满足当前一些信号处理系统对高速、实时处理的要求,可以广泛应用于实时信号处理领域。通过本平台的研究和开发工作,为进一步研究和设计通用、实时信号处理系统打下了坚实的基础。 @@关键词:通用实时信号处理;FPGA;信号完整性;DDR2;LVDS

    标签: FPGA 实时信号 处理系统

    上传时间: 2013-05-27

    上传用户:qiaoyue

  • 基于FPGA的数据采集系统的SOPC实现

    本课题完成了基于FPGA的数据采集器以及IIC总线的模数转换器部分、通讯部分的电路设计。其中FPGA采用Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位软处理器MicroBlaze;ⅡC总线的模数转换采用Microchip公司的MCP3221芯片,通讯部分则在FPGA片内用VHDL语言实现。通过上述设计实现了“准单片化”的模拟量和数字量的数据采集和处理。 所设计的数据采集器可以和结构类似的上位机通讯,本课题完成了在上位机中用VHDL语言实现的通信电路模块。通过上述两部分工作,将微处理器、数据存储器、程序存储器等数字逻辑电路均集成在同一个FPGA内部,形成一个可编程的片上系统。FPGA片外仅为模拟器件和开关量驱动芯片。FPGA内部的硬件电路采用VHDL语言编写;MCU软核工作所需要的程序采用C语言编写。多台数据采集器与服务器构成数据采集系统。服务器端软件用VB开发,既可以将实时采集的数据以数字方式显示,也可以用更加直观的曲线方式显示。 由于数据采集器是所有自控类系统所必需的电路模块,所以一个通用的片上系统设计可以解决各类系统的应用问题,达到“设计复用”(DesignReuse)的目的。采用基于FPGA的SOPC设计的更加突出的优点是不必更换芯片就可以实现设计的改进和升级,同时也可以降低成本和提高可靠性。

    标签: FPGA SOPC 数据采集系统

    上传时间: 2013-07-12

    上传用户:a155166

  • 高分辨率合成孔径雷达视频模拟器FPGA实现技术研究

    在合成孔径雷达的研究和研制工作中,合成孔径雷达模拟技术具有十分重要的作用。本文以440MHz带宽线性调频信号,采样频率500MHz高分辨合成孔径雷达视频模拟器为研究对象。首先对模拟器的几项主要技术进行分析,在对点目标回波信号模型分析研究的基础上,对点目标原始回波数据进行模拟并做了成像验证,从而为硬件实现提供了正确的信号模型;针对传统的“波形存储直读法”方案,即在计算机平台上用模拟软件产生原始回波数据并存储,再通过计算机接口实现数据传输,最后完成数模转换产生视频信号这一过程,分析指出该方案在实现高分辨率时的速度和容量瓶颈。  针对具体的设计要求,围绕速度和容量问题,本文着眼于高分辨率SAR模拟器的FPGA实现研究,指出FPGA实时生成点目标原始回波数据是其实现的核心;针对这一核心问题,充分利用现代VLSI设计中的流水线技术与并行阵列技术以及FPGA的优良性能和丰富资源,在时间上采用同步流水结构、空间上采用并行阵列形式,将速度和容量问题统一为数据的高速生成问题;给出了系统总体设计思想,该方案不需要大容量存储器单元,大大减少模拟器复杂度;对原始回波数据实时生成模块的各主要单元给出了结构并进行了仿真,结果表明FPGA可以满足课题设计要求;同时,对该模拟器片上系统的实现、增强人机交互性,给出了人机界面的设计思路。  分析指出了点目标原始回波数据实时生成模块通过并行扩展即可实现多点目标的原始回波数据实时生成;最后对复杂场景目标模拟器的实现进行了构思,指出了传统方案在改进的基础上实现高分辨率视频模拟器的可行性。本文首次提出以FPGA实现高分辨率合成孔径雷达原始回波数据实时生成的思想,为国内业界在此方向做了一些理论和实践上的有益探索,对于国内高分辨率合成孔径雷达的研制具有一定的实际意义。

    标签: FPGA 高分辨率 合成孔径 雷达视频

    上传时间: 2013-04-24

    上传用户:阿四AIR

  • 基于USB和FPGA技术的高性能数据采集模块的设计与实现

    在合成孔径雷达的研究和研制工作中,合成孔径雷达模拟技术具有十分重要的作用。本文以440MHz带宽线性调频信号,采样频率500MHz高分辨合成孔径雷达视频模拟器为研究对象。首先对模拟器的几项主要技术进行分析,在对点目标回波信号模型分析研究的基础上,对点目标原始回波数据进行模拟并做了成像验证,从而为硬件实现提供了正确的信号模型;针对传统的“波形存储直读法”方案,即在计算机平台上用模拟软件产生原始回波数据并存储,再通过计算机接口实现数据传输,最后完成数模转换产生视频信号这一过程,分析指出该方案在实现高分辨率时的速度和容量瓶颈。  针对具体的设计要求,围绕速度和容量问题,本文着眼于高分辨率SAR模拟器的FPGA实现研究,指出FPGA实时生成点目标原始回波数据是其实现的核心;针对这一核心问题,充分利用现代VLSI设计中的流水线技术与并行阵列技术以及FPGA的优良性能和丰富资源,在时间上采用同步流水结构、空间上采用并行阵列形式,将速度和容量问题统一为数据的高速生成问题;给出了系统总体设计思想,该方案不需要大容量存储器单元,大大减少模拟器复杂度;对原始回波数据实时生成模块的各主要单元给出了结构并进行了仿真,结果表明FPGA可以满足课题设计要求;同时,对该模拟器片上系统的实现、增强人机交互性,给出了人机界面的设计思路。  分析指出了点目标原始回波数据实时生成模块通过并行扩展即可实现多点目标的原始回波数据实时生成;最后对复杂场景目标模拟器的实现进行了构思,指出了传统方案在改进的基础上实现高分辨率视频模拟器的可行性。本文首次提出以FPGA实现高分辨率合成孔径雷达原始回波数据实时生成的思想,为国内业界在此方向做了一些理论和实践上的有益探索,对于国内高分辨率合成孔径雷达的研制具有一定的实际意义。

    标签: FPGA USB 性能 数据采集模块

    上传时间: 2013-05-26

    上传用户:alia

  • 指纹识别算法的研究及基于FPGA的硬件实现

    随着图像处理和模式识别技术的进步,基于生物特征的识别技术成为蓬勃发展的高技术之一,根据IBG(InternationalBiometricGroup)组织对生物特征市场的统计和预测,该领域的收入的年增长率30-50%,到2008年,全球总收入将达到46.39亿美元。而基于指纹特征的识别技术由于其独特的可靠性,稳定性,方便快捷的特点,恰好符合了市场的需求。目前指纹识别技术是生物识别领域中应用最广泛的识别技术,也是研究与应用的一个热点。 SOPC片上可编程系统和嵌入式系统是当前电子设计领域中最热门的概念。NiosⅡ是Altera公司开发的一种采用流水线技术、单指令流的RISC嵌入式处理器软核,可以将它嵌入FPGA内部,与用户自定义逻辑结合构成一个基于FPGA的片上系统。与嵌入式硬核相比较,嵌入式软核具有更大的灵活性。而FPGA的高速性、恰恰满足了指纹识别系统对速度的要求。 本文对指纹识别技术中各个环节的算法进行了较为深入的研究,结合NiosⅡ嵌入式处理器的特点,对算法进行了合理的选择与优化,形成了一套完整的指纹识别算法,并提出了一种基于FPGA的指纹识别系统硬件设计方案。 论文的内容主要包括以下几个方面: 1、对指纹图像预处理、后处理和匹配算法进行了改进,提高了算法的性能;设计了一种适用于快速匹配的指纹特征数据结构;提出了一套基于特征点匹配的指纹识别算法。实验结果表明该算法速度快、误识率较低、可靠性较高,可以满足实用的要求。 2、本着增加系统集成度、减小系统体积、提高便携性、降低功耗和成本,同时提升系统的性能的原则,使用Altera公司提供的外围设备IP核配合NiosⅡ处理器软核搭建了一个单片嵌入式系统,然后以内嵌NiosⅡ软核的FPGA和FPS200指纹采集器为核心芯片,外配片外RAM和Flash存储器以及小键盘和LCD显示屏等器件,设计了一个便携式指纹识别系统,提出了一套基于FPGA的硬件设计方案。 3、利用NiosⅡ开发板对硬件设计方案进行了初步的验证,实现了指纹采集芯片FPS200与FPGA的接口,并进行了算法的移植。 实验结果表明本文所提出的系统设计方案是可行的。基于FPGA的自动指纹识别系统在速度、功耗、体积、扩展性方面有着独特的优势,具有广阔的发展空间。最后提出了对这一设计继续改进的思路和下一步研究的内容。

    标签: FPGA 指纹识别 法的研究 硬件实现

    上传时间: 2013-06-07

    上传用户:kikye