一个分辩率达1Hz的2G频率计, mcs51单片几设计
上传时间: 2015-09-01
上传用户:彭玖华
一个自己用keil和Proteus设计的C51频率计代码,与大家一同分享! ~_~
上传时间: 2013-12-01
上传用户:lindor
本单片机设计的数字频率计 能够准确测量频率为1HZ-15MHZ,适用为方波,三角波及正弦波,可在人为的 用拨位开关在测量周期,频率及占空比之间转换,频率精度为1HZ,周期精度为 0.1微秒,占空比计时精度为0.1微秒。
上传时间: 2015-09-03
上传用户:13517191407
智能单片机频率计的原理与设计 频率测量仪器在生产和科研的各个部门使,也是某些大型系统的重要组成部分;利用单片机的定时功能设计的信号频率测量仪,可单独使用,也可方便嵌人系统中.介绍了该频率测量仪的测量原理、硬件结构和软件设计等。
上传时间: 2014-11-17
上传用户:cx111111
防 火 墙 的 设 计 和 开 发
标签:
上传时间: 2015-09-07
上传用户:zycidjl
旅游管理相关 1.智能化的组团计调功能; 2.能直接将组团计划数据导入业务登记表,极大的减少二次重复录入数据; 3.通过简单设置后可直接从业务登记表中打印旅游协议书; 4.对出已经出游的登记单只需一点便能将业务流程交接到下一流程; 5.十分方便的对地结社的业务结算功能,使您不必再去记忆结算数据; 6.自动化的经营情况汇总,使您对经营情况一目了然; 7.对每一种单据均能作到在保存后有权限的情况下进行二次修改,方便了数据录入; 8.众多旅游相关信息字典,既可查询也可收集录入; 9.批量将基础数据从常用电子文档导入软件系统的功能; 10.将软件系统里的数据导出到电子文档的功能; 11.对所有单据查询汇总的功能; 12.旅行社业务统计及报表功能; 13.严格的权限管理功能;
上传时间: 2013-12-04
上传用户:zhengzg
基于FPGA的数字频率计,超大范围测量,误差非常之小,内含详细程序
上传时间: 2014-01-22
上传用户:chens000
基于Verilog-HDL的硬件电路的实现 9.4 脉冲频率的测量与显示 9.4.1 脉冲频率的测量原理 9.4.2 频率计的工作原理 9.4.3 频率测量模块的设计与实现 9.4.4 while循环语句的使用方法 9.4.5 门控信号发生模块的设计与实现 9.4.6 频率计的Verilog-HDL描述 9.4.7 频率计的硬件实现
标签: Verilog-HDL 9.4 脉冲 频率
上传时间: 2013-12-01
上传用户:frank1234
基于Verilog-HDL的硬件电路的实现 9.5 脉冲周期的测量与显示 9.5.1 脉冲周期的测量原理 9.5.2 周期计的工作原理 9.5.3 周期测量模块的设计与实现 9.5.4 forever循环语句的使用方法 9.5.5 disable禁止语句的使用方法 9.5.6 时标信号发生模块的设计与实现 9.5.7 周期计的Verilog-HDL描述 9.5.8 周期计的硬件实现 9.5.9 周期测量模块的设计与实现之二 9.5.10 改进型周期计的Verilog-HDL描述 9.5.11 改进型周期计的硬件实现 9.5.12 两种周期计的对比
标签: Verilog-HDL 周期 9.5 脉冲
上传时间: 2015-09-16
上传用户:皇族传媒
这是eda初学者可以借鉴的两个关于电子频率计的VHDL设计实例
上传时间: 2015-09-18
上传用户:sssl