使用时钟PLL的源同步系统时序分析一)回顾源同步时序计算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解释以上公式中各参数的意义:Etch Delay:与常说的飞行时间(Flight Time)意义相同,其值并不是从仿真直接得到,而是通过仿真结果的后处理得来。请看下面图示:图一为实际电路,激励源从输出端,经过互连到达接收端,传输延时如图示Rmin,Rmax,Fmin,Fmax。图二为对应输出端的测试负载电路,测试负载延时如图示Rising,Falling。通过这两组值就可以计算得到Etch Delay 的最大和最小值。
上传时间: 2013-11-05
上传用户:VRMMO
2010年4月13日, 专业设计和制造固态高功率宽带放大器的MILMEGA公司于2010年亚太区电磁兼容(APEMC)国际学术大会及展览会期间宣布推出一款新的放大器产品。该款产品主要针对商用EMC测试IEC 61000-4-3 标准(覆盖频率范围为80 MHz~1 GHz)。MILMEGA的这一新产品将给EMC测试领域带来革命性的突破。
上传时间: 2013-11-17
上传用户:米米阳123
滤波器的概述,滤波器的种类,滤波器的原理介绍,滤波器的主要参数说明.
上传时间: 2013-11-16
上传用户:Huge_Brother
AD9850信号发生器模块测试程序
上传时间: 2013-11-02
上传用户:a6697238
随着 EDA 设计的蓬勃发展,加之高速器件的大面积应用,单板的密度越来越大,提高 PCB单板的设计效率,已经成为我们亟待解决的问题。而 PCB 单机布线所花费的时间往往成为制约某一项目进度的瓶颈, 为大幅度提高单板整体设计效率,使用 MENTOR 公司的 ExpeditionPCB 布线器进行多人协同设计能很好地解决这个问题。而为了验证生产质量,需要在单板上添加在线测试点,如何应用 Mentor 布线工具来自动添加测试点提高工作效率显得尤为重要,本文就如何使用 ExpeditionPCB布线器自动添加测试点给出一些基本方法。 [关键词] Mentor、测试点、提高效率
上传时间: 2014-12-24
上传用户:yunfan1978
PCB相关技术,信号完整性分析,EMI和热设计
上传时间: 2014-12-24
上传用户:磊子226
Altium+designer+2013注册机(亲自测试可用)+Licenses
标签: designer Licenses Altium 2013
上传时间: 2013-10-19
上传用户:zhf01y
PCB的可制造性与可测试性,很详细的pcb学习资料。
上传时间: 2014-06-22
上传用户:熊少锋
热转印制PCB板中的打印设置
上传时间: 2013-11-16
上传用户:gaoqinwu
IPC介电常数测试方法
上传时间: 2013-10-09
上传用户:w50403