虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

混频

  • 本人RF电路设计课上的一个project。基于AWR公司MW Office仿真软件的一个FET混频器设计方案。

    本人RF电路设计课上的一个project。基于AWR公司MW Office仿真软件的一个FET混频器设计方案。

    标签: project Office AWR FET

    上传时间: 2013-11-29

    上传用户:duoshen1989

  • 矢量混频器特性和混频器测试系统矢量误差修正的新方法

    矢量混频器特性和混频器测试系统矢量误差修正的新方法

    标签: 矢量 混频 测试系统

    上传时间: 2014-01-17

    上传用户:Late_Li

  • 高线性度上变频混频器设计

    0290、高线性度上变频混频器设计

    标签:

    上传时间: 2014-04-09

    上传用户:yulg

  • CMOS 混频器的设计技术

    0243、CMOS 混频器的设计技术

    标签:

    上传时间: 2014-04-09

    上传用户:JasonC

  • AD831 混频器原理图

    AD831混频器电路参考电路图,带输出滤波与放大器

    标签: ad831 混频

    上传时间: 2021-12-13

    上传用户:

  • 宽带射频数字接收机实验平台的FPGA实现

    该文利用FPGA技术,设计了全概率宽带数字接收机的实验平台,并在其上提出了数字接收机实现的可行性方法,以及对这些方法的验证.该文的主要贡献和创新有以下几个方面.提出了并行结构算法的工程实现,讨论了解决前端采样的高速数据流远远超过后端DSP处理能力问题的可行性方法.利用多相滤波下变频的并行结构特点,使滤波器能够以高效的形式实现,也使得后端的混频能够工作在一个较低的速率上.经过多相滤波下变频处理后的数据,在速率和数量上都有大幅减少,达到了现有通用DSP器件的处理能力的要求.针对多相滤波下变频与短数据快速测频算法的特点,用FPGA搭建了其实验模型,并利用微机EPP接口,对实验目标板进行控制并与其进行数据交换.利用FPGA的在线编程特性,可以方便灵活对各种实现方法加以验证、比较.同时也给调试带来了方便,可以每个模块单独调试而不用改变硬件结构,使调试效率大大提高.该平台也可用来对其他数字处理算法进行实现性分析与实验.参考软件无线电设计的概念和国内外相关文献,提出了多项滤波下变频结构的FPGA实现.传统的DDC通过数字混频、滤波、抽取实现数字下变频,在高速A/D和电子侦察环境条件下商用DDC不能使用.该文采用滤波器多相分解方法,按数字混频序列划分调谐信道,使用先抽取,后低通滤波,再混频的数字下变频结构,高效实现了变载频带通信号数字下变频.结合多相滤波下变频结构、算法对测频精度及速度的要求,提出了短数据快速测频算法的具体实现,使用流水线的设计方法,提高了系统的数据吞吐率,在尽可能短的时间内提供多相滤波下变频所需的载频位置信息.以上两部分的FPGA实现除了纯粹的算法模块外,还包括测试用的外围模块,以及运行于实验平台上的控制模块、缓存、数据控制等.这些模块也用FPGA来实现.

    标签: FPGA 宽带 实验 射频

    上传时间: 2013-06-22

    上传用户:haoxiyizhong

  • 射频微电子学_BehzadRazavi中文

    Behzad Razavi 所著的《射频微电子学》(RF Microelectronics)的翻译稿,清华大学微电子学研究所参与翻译。主要内容有:射频电子学常见的概念和术语,以及评价射频电路性能的主要指标;模拟和数字信号的调制、解调;常见的无线通信标准;无线前端收发器的结构和集成电路的实现;低噪声放大器和混频器、振荡器、频率综合 器和功率放大器的电路原理和分析方法,等等。

    标签: BehzadRazavi 射频 微电子学

    上传时间: 2013-06-23

    上传用户:huql11633

  • 射频通信电路_陈邦媛

    《射频通信电路》系统地介绍了射频通信电路各模块的基本原理、设计特点以及在设计中应考虑的问题。《射频通信电路》分为射频电路设计基础知识、调制与解调机理、收发信机结构和收发信机射频部分各模块电路设计四大部分,其中模块电路包括小信号低噪声放大器、混频器、调制解调器、振荡器、锁相及频率合成器、高频功率放大器及自动增益控制电路的原理及设计方法。

    标签: 射频通信 电路

    上传时间: 2013-10-11

    上传用户:LIKE

  • 无线局域网接收机射频前端集成电路设计

    近年来,随着个人数据通信的发展,功能强大的便携式数据终端和多媒体终端得到了广泛的应用。为了实现用户在任何时间、任何地点均能实现数据通信的目标,要求传统的计算机网络由有线向无线、由固定向移动、由单一业务向多媒体发展,这一要求促进了无线局域网技术的发展。在互联网高速发展的今天,可以认为无线局域网将成为未来的发展趋势.本课题采用TSMC 0.18um CMOS工艺实现用于IEEE 802.1la协议的5GHz无线局域网接收机射频前端集成电路一包括低噪声放大器(Low-Noise Amplifier,LNA)和下变频器电路(Downconverter),低噪声放大器是射频接收机前端的主要部分,其作用是在尽可能少引入噪声的条件下对天线接收到的微弱信号进行放大。下变须器是接收机的重要组成部分,它将低噪声放大器的输出射频信号与本振信号进行混频,产生中频信号。论文对射频前端集成电路的原理进行了分析,比较了不同电路结构的性能,给出了射频前端集成电路的电路设计、版图设计、仿真结果和测试方案,仿真结果表明,此次设计的射频前端集成电路具有低噪声、低功耗的特点,其它性能也完全满足设计指标要求

    标签: 无线局域网 接收机

    上传时间: 2022-06-20

    上传用户:

  • 北斗二代导航系统接收机射频前端设计

    本文首先介绍了卫星导航接收机的发展现状与趋势。接着对比分析了现如今主流的接收机技术:超外差式、零中频式、低中频式及数字中频式结构,介绍了各结构的拓扑结构并对比了相互之间的优缺点,然后根据B1导航信号的特征参数要求,确定本文接收机所采用低中频结构的技术指标。结合选择的芯片参数搭建系统仿真模型,利用系统仿真软件ADS对接收机前端链路进行行为级仿真,验证设计方案的可行性,分模块设计了接收机前端系统的各功能电路,主要有多级低噪声放大器、选频滤波电路、本振电路、混频器电路以及系统自动增益控制电路。针对卫星导航信号接收机前端必须具备高灵敏度、强选择性以及一定动态范围的特点,需要平衡设计低噪声放大器噪声性能与单级增益,以及折中接收机前端镜像频率抑制性能与信道的选择性。利用仿真软件辅助设计了电路原理图与印刷电路板版图,对其PCB贴片后进行测试与调试。最后将调试好的模块级联成系统,测试射频前端系统的性能并加以册NWL.Clogin.com最终实现的接收机射频前端5V电压供电,接收信号中心频率1561.098MHz,链路最大增益为122dB,系统噪声小于2dB.中频信号中心频率46.1MHz,带宽为4.3MHz,纹波在1.5dB内,带外抑制与镜像抑制都大于30dB,端口驻波比小于2.0,测试结果基本满足设计指标要求。

    标签: 北斗二代导航系统 接收机 射频前端

    上传时间: 2022-06-20

    上传用户: