虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

水声;通信

  • 基于IEC61850的新型数字化变电站通信网络的研究与实践.rar

    变电站自动化系统在我国应用发展十多年来,为保障电网安全经济运行发挥了重要作用。但目前也多少存在着二次接线复杂,自动化功能独立、堆砌,缺少集成应用和协同操作,数据缺乏有效利用等问题。这些问题大多是由变电站整体数字化水平不高、缺乏能够完备实现信息标准化和设备之间互操作的变电站通信标准造成的。 电力工业发展和市场化改革的深入对供电质量和电网安全经济运行的要求不断提高,作为输配电系统的信息源和执行终端,变电站数字化、信息化的要求越发迫切,数字化变电站成为变电站自动化系统的发展方向。电子式电流/电压互感器、智能开关等智能化一次设备的诞生使建设数字化变电站成为可能,高速、可靠和开放的通信网络以及完备的通信系统标准是数字化变电站实现的保障,特别是最新颁布的变电站通信网络与系统的国际标准-IEC 61850为建设数字化变电站提供了全面规范。本文以IEC 61850和基于IEC 61850的数字化变电站通信网络为研究对象,结合新架构的全网络化数字保护平台与试验系统研制的具体实践,展开专门研究,主要内容包括: ◇ IEC 61850的理论分析①揭示了IEC 61850与数字化变电站的内在关联。 ②总结了IEC 61850的内涵,通过分析说明IEC 61850不再是简单的通信协议,更多意味的是变电站自动化系统的功能建模方法。 ③归纳了IEC 61850的主要技术特征,包括功能分层的变电站、面向对象的信息模型、功能与通信的解耦、变电站配置语言和面向对象的数据自描述等。 ④从“类”的角度入手分析了IEC 61850信息模型,指出信息模型具备了类的共性和特性。以合并单元为例,对信息模型的属性和服务进行了具体分析。 ◇ IEC 61850的应用研究①从系统和设备两个层面总结了实践IEC 61850的一般步骤。 ②分析了采样值传输(SVC)和通用变电站事件(GSE)2类重要的通信服务。 ③研究了核心ACSI、GOOSE、SMV、GSE管理、GSSE,时间及时间同步等通信模型的特殊通信服务映射。 ④讨论了信息模型实体的构建方法,即如何让设备的实际功能、运行机制和数据能够准确和完备的实现设备对应信息模型的所有细节。IEC 61850没有对实现标准的具体方法作出规定,这给各厂商在技术实现上留出了足够的自由发挥空间。但同时我们注意到若仅在“形态”层面上实践IEC 61850,而不顾及IEC 61850的内涵和应用价值,则可能无法实现IEC 61850的预定目标或使IEC 61850的有益效果大打折扣。出于如此考虑,在提出3种可能的构建方案的基础上,经过分析从中选择出作者认为最优的方案,并给出了示例。 ◇基于IEC 61850的数字化变电站通信网络(CNDS)的研究①在分析以太网介质访问控制方法的基础上,针对标准以太网存在延时不确定的问题,总结了提高以太网实时性能的主要措施,并从中选择出适用于CNDS的措施。 ②分析了CNDS的特征,特别是与同样基于以太网的一般局域网的区别,针对CNDS在网络可靠性和安全性等方面的特殊要求,提出了应对措施和解决方案。 ③提出了过程子网和全站惟一网络2种组网方案。通过分析各自的特点与实现难度,指出过程子网目前较易实现,而全站惟一网络将凭借信息高度共享等优势成为CNDS的最终形态。阐述了VLAN、由交换机实现网络冗余等组网技术在SAS中的应用方法及IED自身通信冗余的实现方法。 ④归纳了CNDS数据流的类型和到达时间规律:建立了简单数据流模型为表征数据流、研究数据流业务特征和分析CNDS性能提供了有用工具;分析了TcP协议及其运行机制,提出了TcP应用于CNDS的优化方法。 ⑤利用OPNET网络仿真技术,建立了EMAC和TCP/IP仿真节点模型,对以太网、TCP和交换式以太网的基本特征等进行了仿真研究;依据CNDS实际承载的功能,建立了过程子网和站级网络的动态仿真模型,围绕网络延时和端到端延时等网络性能指标,对不同组网方式和应用功能下的网络性能进行了考察,得出了具有普遍适用性的结论和建议,为分析解决此类问题提供了通用方法。 ◇可接入CNDS的全网络化数字保护平台与试验系统的设计与实现①阐述了一种新架构的、能够无缝接入CNDS并具有多种运行方式的全网络化数字保护平台与试验系统的软硬设计和实现方法。提出了适用于数字保护的RTOS多任务划分方法。 ②以馈线保护测控装置为例,建立了平台的IEC 61850信息模型。以此为基础,在平台内部实现了利用SMV和GOOSE报文传输采样值和开入/开出信息,即实现了遵循IEC 61850的过程层通信,为平台接入IEC 61850系统和数字化变电站做好了准备。 ③进行了保护测量功能和过程层通信试验,验证了平台的可用性和过程层通信的可靠性,为类似设计方法在间隔层IED上的应用提供了可信依据。

    标签: 61850 IEC 新型数字

    上传时间: 2013-05-28

    上传用户:lyy1234

  • 基于RF通信的分体式金融POS机设计.rar

    本文介绍了一种新型金融终端(POS),其座机与手持机之间采用射频通信方式,并在射频通信中采用跳频和防碰撞设计,使得座机和手持机之间的通信速率高、稳定可靠。本设计中的金融终端还具有非接触式IC卡数据采集功能,这在设备功能上是一个巨大的创新。手持机可移动操作,方便了客户操作,在很大程度上可以帮助商家提高服务质量,非常适用于餐厅、酒店以及娱乐场所等。 本设计中的金融终端包括手持机和座机,手持机的主要功能是采集金融信息,采集的对象可以是磁条卡,接触式IC卡或非接触IC卡,采集到卡的账号和密码等信息后以射频的方式发送至座机,同时接收座机发送来的数据;座机收到手持机发送的金融信息后,再通过有线方式(电话网或以太网)发送给银行主机,交易数据处理后,银行主机将数据以有线的方式发回给座机,座机再通过无线方式发送给手持机,并打印交易凭证。文中详细介绍了手持机和座机各功能模块的硬件设计和功能实现方式,包括各主要芯片选型依据、所选芯片的特性、设计原理以及各相关模块在POS中的功能。 POS的软件设计包括硬件驱动程序(底层程序)设计和应用程序(上层应用程序)设计,底层程序跟所使用的硬件相关,是CPU控制各外围器件实现各模块硬件功能的程序,通常驱动程序会封装起来,有入口参数,供上层应用调用;上层应用程序足根据产品要实现的服务功能而编写的相关程序,上层应用程序通常需要调用底层程序。文中驱动程序主要介绍了键盘驱动,显示驱动,并重点介绍了射频通信驱动程序的设计,包括CPU如何控制射频收发芯片、为抗干扰而采取的跳频设计和设备问的防碰撞设计;应用程序中主要介绍了磁条卡和IC卡的处理程序。 由于本设计中的金融终端座机与手持机之间的通信速率较高,通信稳定可靠,同时还新增了非接触卡的数据采集功能,使该设备有较大的使用范围,从而有广阔的市场前景。

    标签: POS RF通信 分体式

    上传时间: 2013-06-27

    上传用户:1234567890qqq

  • 基于ZigBee的短距离通信技术研究.rar

    集成了传感器、嵌入式计算、网络和无线通信四大技术而形成的ZigBee技术是一种全新的信息获取和处理技术,能够协作实时监测、感知和采集各种环境或监测对象的信息,并对信息进行处理,传送到需要的用户。ZigBee技术作为一个全新的领域,对国内外的研究者提出了大量的挑战性课题。时钟同步是所有分布式系统的重要组成部分,也是ZigBee技术的一项重要支撑技术,大多数ZigBee技术应用比如环境监测系统,导航系统等都需要所搜集的传感数据具有准确时间信息,否则采集的信息就是不完整的。 本论文介绍了国内外在ZigBee技术的发展与现状,对IEEE802.15.4/ZigBee的协议栈做了分析,对现存的几种主要的时钟同步算法做了研究。本太阳能航标灯同步闪课题中,为了便于太阳能给航标灯供电,需要通过休眠机制来降低功耗;为了保证ZigBee网络中各设备协同工作,时钟同步显得更为重要,它为本系统中的每个航标灯提供正确的时钟信息,不但提高系统的传输质量和效率,而且让航标灯的同步闪光,在航道中起到很好的助航作用。接着,给出了系统的具体实现过程,包括各硬件模块的设计原理、电路原理图及主要模块的详细实现过程。最后,指出本文的不足及需要改进的地方。其中本文重点包括以下三个方面: 1.针对网络拓扑结构、协议体系结构以及干扰抑制技术进行深入分析,并与其它无线通信技术进行比较及对其相互干扰进行研究。 2.对ZigBee节点时钟同步算法工作原理做了详细的研究,总结了这些算法的优缺点,并在对比现有的几种时钟同步算法的基础上对泛洪时间同步协议多跳时钟同步算法的改进。 3.设计了太阳能航标灯同步闪光系统,给出了硬件原理图及软件流程,并且在制PCB板中电磁兼容问题的解决进行了详细描述。 结果表明,该系统稳定、可靠、高效,具有很高的实用价值。

    标签: ZigBee 短距离 技术研究

    上传时间: 2013-04-24

    上传用户:海陆空653

  • 基于DSP的全数字通信高频开关电源的研究与设计.rar

    随着电信业的迅猛发展,电信网络总体规模不断扩大,网络结构日益复杂先进。作为通讯支撑系统的通讯用基础电源系统,市场需求逐年增加,其动力之源的重要性也日益突出。庞大的电信网络高效、安全、有序的正常运行,对通信电源系统的品质提出了越来越严格的要求,推动了通信电源向着高效率、高频化、模块化、数字化方向发展。 本文在广泛了解通信电源的行业现状和研究热点的基础上,深入研究了开关电源的基本原理及相关技术,重点分析了开关电源功率因数技术及移相全桥软开关PWM技术的基本原理,并在这基础上设计了一款通信机房常用的48V/25A的通信电源模块,该电源模块由功率因数校正和DC/DC变换两级电路组成,采用了一些最新的技术来提高电源的性能。例如,在电路拓扑中引入软开关技术,通过采用移相全桥软开关PWM变换器实现开关管的零电压开通,减小功率器件损耗,提高电源效率;采用高性能的DSP芯片对电源实现数字PWM控制,克服了一般单芯片控制器由于运行频率有限,无法产生足够高频率和精度的PWM输出及无法完成单周期控制的缺陷;引入了智能控制技术,以模糊自适应PID控制算法取代传统的PID算法,提高了开关电源的动态性能。 整篇论文以电源设计为主线,在详细分析电路原理的基础上,进行系统的主电路参数设计、辅助电路设计、控制回路设计、仿真研究、软件实现。

    标签: DSP 全数字 通信

    上传时间: 2013-05-26

    上传用户:l254587896

  • 基于FPGA的直扩通信系统的同步设计与实现.rar

    扩频通信技术因为具有较强的抗干扰、抗噪声、抗多径衰落能力、较好的保密性、较强的多址能力和高精度测量等优点,在军事抗干扰和个人通信业务中得到了很大的发展。尤其是基于扩频理论的CDMA通信技术成为国际电联规定的第三代移动通信系统的主要标准化建议后,标志着扩频通信技术在民用通信领域的应用进入了新阶段。 近年来,随着微电子技术和电子设计自动化(EDA)技术的迅速发展,以FPGA和CPLD为代表的可编程逻辑器件凭借其设计方便灵活等特点广泛应用于数字信号处理领域。 本论文正是采用基于FPGA硬件平台来实现了一个直接序列扩频通信基带系统,该系统的实现涉及扩频通信和有关FPGA的相关知识,以及实现这些模块的VHDL硬件描述语言和QuartusⅡ开发平台,目标是实现一个集成度高、灵活性强、并具有较强的数据处理能力的扩频通信基带系统。 本论文中首先对扩频通信的基础理论做了探讨,着重对直序扩频的理论进行了分析;其次根据理论分析,设计了全数字直接序列扩频基带系统的结构,完成了扩频序列的产生、信息码的输入和扩频。重点完成了对基带扩频信号的相关解扩和几种同步捕获电路的设计,将多种专用芯片的功能集成在一片大规模FPGA芯片上。在论文中列出了部分模块的VHDL程序,并在QuartusⅡ仿真平台上完成各部分模块的功能仿真。

    标签: FPGA 直扩通信 同步设计

    上传时间: 2013-04-24

    上传用户:chenjjer

  • 基于FPGA通信原理实验系统的研究.rar

    通信与信息技术行业飞速发展,已成为我国支柱产业之一。随着该行业的迅速发展,社会对具备实际动手能力人才的需求也不断增加,高校通信教学改革势在必行。在最初的通信原理实验设备中每个实验独立占用一块硬件资源,随着EDA技术的发展,实验设备厂商将CPLD/FPGA技术作为独立的一项实验内容,加入到通信原理实验设备中。FPGA技术具备集成度高、速度快和现场可编程的优势,适合高集成度和高速的时序运算。本文总结现有通信原理实验设备的优缺点,采用FPGA技术设计出集验证性和设计性于一体,具备较高的综合性和系统性的通信原理实验系统。  本系统提供了一个开放性的硬件、软件平台,从培养学生实际动手能力出发,利用FPGA在通用的硬件上实现所有实验内容。学生在本系统上除了能完成已固化的实验内容,还可以实现电子设计开发和验证。这对培养学生的实践能力大有裨益。  本文结合数字通信系统基本模型,把基于FPGA的通信原理实验系统划分为信号源模块、发送端模块、信道仿真模块、接收端模块和同步模块几部分。其中,模拟信号源采用DDS技术,能够生成非常高的频率精度,可作为任意波形发生器。发送端和接收端模块结合到一起组成多体制调制解调器,形成多频段、多波形的软件无线电系统。载波同步采用全数字COSTAS环提取技术,具备良好的载波跟踪特性,利用对载波相位不敏感 的Gardner算法跟踪位同步信号。  本文首先介绍了通信原理实验系统的研究现状和意义;然后根据通信系统模型从《通信原理》各个章节中提炼出各模块的实验内容,分别列出各实验的数字化实现模型;继而根据各模块资源需求选取合适FPGA芯片,并给出硬件设计方案;最后,给出各模块在FPGA上具体实现过程、系统测试结果及分析。测试和实际运行结果表明设计方法正确,且功能和技术指标满足设计要求。 关键词:通信原理,实验系统,FPGA,DDS,多体制调制解调,全数字COSTAS环,位同步

    标签: FPGA 通信原理 实验系统

    上传时间: 2013-07-07

    上传用户:evil

  • 基于FPGA的小型CPU中通信协议的研究及IPCore的开发.rar

    FPGA作为新一代集成电路的出现,引起了数字电路设计的巨大变革。随着FPGA工艺的不断更新与改善,越来越多的用户与设计公司开始使用FPGA进行系统开发,因此,PFAG的市场需求也越来越高,从而使得FPGA的集成电路板的工艺发展也越来越先进,在如此良性循环下,不久的将来,FPGA可以主领集成电路设计领域。正是由于FPGA有着如此巨大的发展前景与市场吸引力,因此,本文采用FPGA作为电路设计的首选。 @@ 随着FPGA的开发技术日趋简单化、软件化,从面向硬件语言的VHDL、VerilogHDL设计语言,到现在面向对象的System Verilog、SystemC设计语言,硬件设计语言开始向高级语言发展。作为一个软件设计人员,会很容易接受面向对象的语言。现在软件的设计中,算法处理的瓶颈就是速度的问题,如果采用专用的硬件电路,可以解决这个问题,本文在第一章第二节详细介绍了软硬结合的开发优势。另外,在第一章中还介绍了知识产权核心(IP Core)的发展与前景,特别是IP Core中软核的设计与开发,许多FGPA的开发公司开始争夺软核的开发市场。 @@ 数字电路设计中最长遇到的就是通信的问题,而每一种通信方式都有自己的协议规范。在CPU的设计中,由于需要高速的处理速度,因此其内部都是用并行总线进行通信,但是由于集成电路资源的问题,不可能所有的外部设备都要用并行总线进行通信,因此其外部通信就需要进行串行传输。又因为需要连接的外部设备的不同,因此就需要使用不同的串行通信接口。本文主要介绍了小型CPU中常用的三种通信协议,那就是SPI、I2C、UART。除了分别论述了各自的通信原理外,本文还特别介绍了一个小型CPU的内部构造,以及这三个通信协议在CPU中所处的位置。 @@ 在硬件的设计开发中,由于集成电路本身的特殊性,其开发流程也相对的复杂。本文由于篇幅的问题,只对总的开发流程作了简要的介绍,并且将其中最复杂但是又很重要的静态时序分析进行了详细的论述。在通信协议的开发中,需要注意接口的设计、时序的分析、验证环境的搭建等,因此,本文以SPI数据通信协议的设计作为一个开发范例,从协议功能的研究到最后的验证测试,将FPGA 的开发流程与关键技术等以实例的方式进行了详细的论述。在SPI通信协议的开发中,不仅对协议进行了详细的功能分析,而且对架构中的每个模块的设计都进行了详细的论述。@@关键词:FPGA;SPI;I2C;UART;静态时序分析;验证环境

    标签: IPCore FPGA CPU

    上传时间: 2013-04-24

    上传用户:vvbvvb123

  • 多载波扩频通信的Rake接收机理论研究及FPGA实现.rar

    由于移动环境的复杂性,无线信号在发送传输和接收过程中有很明显的衰落现象,特别是在高频无线通信中,多径衰落或频率选择性衰落对无线信号的干扰最为严重。通过分集接收技术,Rake接收机在CDMA移动通信系统中抗多径衰落效果尤为明显。作为一种新颖的多址接入方式,多载波CDMA充分利用了OFDM最优频率利用率以及CDMA的多址和频率分集,且系统容量和抗符号间干扰性能明显优于传统的单载波CDMA。这些特性使得多载波CDMA成为未来的宽带无线通信系统最有希望的候选。 @@ 本文研究了一种多载波扩频通信系统,介绍了其Rake接收机工作原理和设计思想,进行了理论仿真并用FPGA予以实现。 @@ 本文首先介绍了移动通信系统的发展历史以及OFDM和CDMA技术原理,并描述了OFDM和CDMA结合的三种系统(MC-DS-CDMA、MT-CDMA、MC-CDMA)的原理和系统模型;接着,介绍了目前影响移动通信的主要衰落以及Rake接收机基本原理及其作用。多径信号的每路信号都可能含有可以利用的信息,Rake接收机就是通过多个相关接收器接收多径信号中各路信号,通过信道估计和信道补偿消去信道因子的附加相位,并把他们合并在一起,以此来改善信号的信噪比和系统的可靠性;在此基础上,论文提出了一种多载波扩频通信系统的实现方案,并详细介绍了其Rake接收机实现原理,给出了最大比合并时各种分径数目下系统误码率的仿真图;最后介绍了此方案中Rake接收机的FPGA硬件实现设计方案及其系统 测试结果。@@ 仿真结果显示出随着分集径数的增加,系统的误码率显著降低。表明Rake接收机抗多径衰落效果显著,且在多载波CDMA系统中其分集效果更好,实现相对简单。最终Rake接收机的FPGA实现结果同理论仿真一致,时序通过,资源耗费不大,具有较大的实用价值。 @@关键词:多载波扩频通信,CDMA,Rake接收机,FPGA

    标签: Rake FPGA 多载波

    上传时间: 2013-07-25

    上传用户:axxsa

  • 用FPGA实现直接序列扩频通信.rar

    扩频通信,即扩展频谱通信技术(Spread Spectrum Communication),它与光纤通信、卫星通信一同被誉为进入信息时代的三大高技术通信传输方式。 扩频通信是将待传送的信息数据用伪随机编码序列,也即扩频序列(SpreadSequence)调制,实现频谱扩展后再进行传输。接收端则采用相同的编码进行解调及相关处理,恢复出原始信息数据。 扩频通信系统与常规的通信系统相比,具有很强的抗人为干扰,抗窄带干扰,抗多径干扰的能力,并具有信息隐蔽、多址保密通信等特点。 现场可编辑门阵列FPGA(Field Programmable Gate Array)提供了极强的灵活性,可让设计者开发出满足多种标准的产品。FPGA所固有的灵活性和性能也可让设计者紧跟新标准的变化,并能提供可行的方法来满足不断变化的标准要求。 EDA 工具的出现使用户在对FPGA设计的输入、综合、仿真时非常方便。EDA打破了软硬件之间最后的屏障,使软硬件工程师们有了真正的共同语言,使目前一切仍处于计算机辅助设计(CAD)和规划的电子设计活动产生了实在的设计实体论文对扩频通信系统和FPGA设计方法进行了相关研究,并且用Altera公司的最新的FPGA开发平台QuartusII实现了一个基带扩频通信系统的发送端部分,最后用软件Protel99SE设计了相应的硬件电路。 该系统的设计主要分为两个部分。第一部分是用QuartusII软件设计了系统的VHDL语言描述代码,并对系统中每个模块和整个系统进行相应的功能仿真和时序时延仿真;第二部分是设计了以FPGA芯片EP1C3T144C8N为核心的系统硬件电路,并进行了相关测试,完成了预定的功能。

    标签: FPGA 直接序列 扩频通信

    上传时间: 2013-07-26

    上传用户:15679277906

  • 基于FPGA的SCI串行通信接口的研究与实现.rar

    国家863项目“飞行控制计算机系统FC通信卡研制”的任务是研究设计符合CPCI总线标准的FC通信卡。本课题是这个项目的进一步引伸,用于设计SCI串行通信接口,以实现环上多计算机系统间的高速串行通信。 本文以此项目为背景,对基于FPGA的SCI串行通信接口进行研究与实现。论文先概述SCI协议,接着对SCI串行通信接口的两个模块:SCI节点模型模块和CPCI总线接口模块的功能和实现进行了详细的论述。 SCI节模型包含Aurora收发模块、中断进程、旁路FIFO、接受和发送存储器、地址解码、MUX。在SCI节点模型的实现上,利用FPGA内嵌的RocketIO高速串行收发器实现主机之间的高速串行通信,并利用Aurora IP核实现了Aurora链路层协议;设计一个同步FIFO实现旁路FIFO;利用FPGA上的块RAM实现发送和接收存储器;中断进程、地址解码和多路复合分别在控制逻辑中实现。 CPCI总线接口包括PCI核、PCI核的配置模块以及用户逻辑三个部分。本课题中,采用FPGA+PCI软核的方法来实现CPCI总线接口。PCI核作为PCI总线与用户逻辑之间的桥梁:PCI核的配置模块负责对PCI核进行配置,得到用户需要的PCI核;用户逻辑模块负责实现整个通信接口具体的内部逻辑功能;并引入中断机制来提高SCI通信接口与主机之间数据交换的速率。 设计选用硬件描述语言VerilogHDL和VHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为SCI串行通信接口编写WinXP下的驱动程序,用VC++6.0编写相应的测试应用程序。最后,将FPGA设计下载到FC通信卡中运行,并利用ISE内嵌的ChipScope Pro虚拟逻辑分析仪对设计进行验证,运行结果正常。 文章最后分析传输性能上的原因,指出工作中的不足之处和需要进一步完善的地方。

    标签: FPGA SCI 串行通信接口

    上传时间: 2013-04-24

    上传用户:竺羽翎2222