串行端口的本质功能是作为CPU和串行设备间的编码转换器。当数据从 CPU经过串行端口发送出去时,字节数据转换为串行的位。在接收数据时,串行的位被转换为字节数据
上传时间: 2016-04-20
上传用户:daguda
此代码可产生正弦波、三角波、正斜率拨、负斜率波波、矩形波五种波形
上传时间: 2016-04-20
上传用户:三人用菜
音乐编码。。51汇编写。。已测试通过。。用测试蜂鸣器
上传时间: 2014-01-21
上传用户:alan-ee
基于DSP的类MP4播放器使用C语言在DSP++平台上编码
上传时间: 2014-12-06
上传用户:fredguo
哈夫曼编/译码器 问题描述:给定电文进行哈夫曼编码,给定编码进行哈夫曼译码。要求电文存储在文件1中,编码后的结果存储在文件2中,给定编码存储在文件3中,译码后的结果存储在文件4中。
上传时间: 2014-01-08
上传用户:Pzj
一个基于正态分布 的贝叶斯最小错误率的分类器
上传时间: 2016-05-17
上传用户:洛木卓
本问是关于一个“作为的FET差动微分放大器三挥动对正弦交换器”论证的英文资料
上传时间: 2016-05-23
上传用户:tfyt
数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。
上传时间: 2016-06-10
上传用户:kristycreasy
正弦波产生器的一种可行性方案设计,这个方案已在本实验室内得到应用,效果非常好
上传时间: 2013-12-18
上传用户:253189838
8*8乘法器及其测试:采用booth编码的乘法器:1. ultipler_quick_add_4 即4位的并行全加器,在这里主要起了两个作用:第一个是在求部分积单元时,当编码为3x时用来输出部分积;另外一个是在将部分积加起来时,求3到6位时所用到。 2. ultiplier_quick_add_5 即5位的并行全加器,这里用来分别计算积的7到11位和12到16位。 3. ultiplier_unit_4 这个模块是用来实现部分积的,每一个模块实现一个部分积的4位,因此一个部分积需要4个这个模块来实现。总共需要12个这样的模块。 4.Multiplier_full_add 这是一位的全加器,在实现部分积相加的时候,通过全加器的阵列来实现的。
标签: ultipler_quick_add booth 乘法器 测试
上传时间: 2016-07-12
上传用户:zhaiye