基于FPGA的UARTIP核设计与实现.pdf
上传时间: 2013-08-22
上传用户:kaje
使用CPLD仿真8088核,内有源程序和说明,可以参考
上传时间: 2013-08-22
上传用户:eclipse
arm9_fpga2_verilog是一个可以综合的用verilog写的arm9的ip软核,对学习arm和FPGA开发有帮助。
上传时间: 2013-08-23
上传用户:xlcky
xilinx ise 7.1下 实现sparten3 basys板上基于8086FPGA软核的吃豆子游戏
标签: sparten3 xilinx basys 8086
上传时间: 2013-08-23
上传用户:417313137
关于FPGA的一些常识及含IP核的VHDL设计源代码。
上传时间: 2013-09-03
上传用户:tsfh
设计了一款基于Avalon总线的8051MCU IP核。它支持MCS-51指令集,优化内部的结构,通过采用流水线技术、指令映射技术、指令预取技术、微代码技术等极大的提高了IP核的工作速度,使IP核在100MHz时钟下,能够单周期执行一条指令。本设计使用Modelsim软件完成了功能仿真和时序仿真,并在以Altera 公司的Cyclone II FPGA芯片为核心的DE2开发板上完成了硬件验证。
上传时间: 2013-11-02
上传用户:gundan
提出了一种星载IEEE 1394智能终端的设计方案,介绍了基于MC8051软核与Actel APA系列FPGA开发IEEE 1394总线接口的设计过程与要点,实现了灵活、小型化、易于扩展的1394总线接口。
上传时间: 2014-12-27
上传用户:Aeray
本文介绍了利用EDA技术设计出与MCS-51系列微处理器指令集完全兼容的8位嵌入式微处理器芯片的IP核,并经过验证获得了满意的效果。
上传时间: 2013-10-28
上传用户:标点符号
本文介绍了利用EDA技术设计出与MCS-51系列微处理器指令集完全兼容的8位嵌入式微处理器芯片的IP核,并经过验证获得了满意的效果。
上传时间: 2013-11-14
上传用户:qq1604324866
引导程序的开发是系统芯片设计的重要组成部分。针对基于8051核的某控制系统芯片的具体要求,提出了一种系统芯片引导程序的设计策略。该策略思路是:当系统上电复位后,开始执行固化在系统芯片中的引导程序,并加载存储于片外串行接口Flash的用户程序到片内SRAM中;加载完成后,程序无条件跳到SRAM中执行用户程序。在分析该系统芯片组成的基础上,重点阐述了引导程序开发面临的问题、解决的思路、引导程序的具体实现及开发编译环境的配置。该方案对其它系统芯片引导程序的设计具有一定的参考价值。
上传时间: 2013-11-23
上传用户:zhtzht