虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

校验码

校验码通常是一组数字的最后一位,由前面的数字通过某种运算得出,用以检验该组数字的正确性。常见的校验码有中华人民共和国居民身份证的最后一位,ISBN号码的最后一位等。
  • 串口调试.RAR

    一个很好而小巧的串口调试助手,支持常用的300-115200bps波特率,能设置校验、数据位和停止位,能以ASCII码或十六进制接收或发送任何数据或字符(包括中文),可以任意设定自动发送周期,并能将接收数据保存成文本文件,能发送任意大小的文本文件。

    标签: Protool 组态

    上传时间: 2013-06-10

    上传用户:eeworm

  • 低场磁共振FID信号放大电路的分析与研究.rar

    由于低场磁共振自由感应(FID-Free Induction Decay)信号十分微弱,信噪比低,所以信号放大电路的设计、调试具有一定的困难.该文首先对低场磁共振电路系统的各个功能模块进行了分析,并估算了低场磁共振的信号幅值,然后重点对天线接口和前置放大两个电路模块进行了分析研究.天线接口电路是射频发射电路、信号接收电路与磁体天线的接口电路.针对接收信号弱、信噪比低的情况,天线接口电路不但要实现天线的三个状态(发射、泄放、接收)间的切换,而且要对信号进行无源放大.该文在完成了天线接口电路功能分析后,建立了简化模型,然后对其参数进行分析计算,得出了满足最大放大倍数和期望带宽时的调试指导参数,还据此设计了校验信号发生电路.前置放大电路主要完成磁共振FID信号的有源放大.该文在进行了方案讨论后,给出了具体的前置放大电路,并对其工作状态进行了静态工作点计算和动态仿真分析,计算了增益系数,分析了带宽,并作了噪声分析.该文还参照高频电路的设计特点,分析了低场磁共振信号放大电路的噪声干扰的来源、种类;讨论了器件选择、电路布板等方面的注意事项;给出了减小噪声干扰的一些具体措施.

    标签: FID 磁共振 信号放大电路

    上传时间: 2013-06-01

    上传用户:hanli8870

  • 轮式机器人用无刷直流电动机的设计.rar

    永磁无刷直流电动机具有惯量小、控制简单、动态性能好等优良特性,因此在航天、机器人、数控机床等许多领域得到了广泛应用。无刷直流电机在国外已经成功应用于对系统要求较高的场合,近年来在国内也引起了广泛的兴趣。本课题针对轮式机器人,设计了无刷直流电动机并设计相应控制系统。 首先,本课题分析了机器人用无刷直流电动机的组成结构、绕组连接,并对三相无刷直流电动机星角接工作方式进行比较,按照无刷直流电动机两种模式运行、多极分数槽等特点进行局部设计。最终以爬坡时状态为参考,经过多次计算得到无刷直流电动机的初始设计方案。 其次,为了提高设计的可靠性及设计成本,本课题用MaxwellRMxprt和Maxwell 2D有限元分析软件来对所设计的电磁设计方案进行验证。应用Maxwell 2D软件进一步对设计方案进行分析和校验,以校核仿真结果参数能否与设计方案相吻合。 最后设计了无刷直流电动机的PIC单片机控制系统并对无刷直流电动机进行系统仿真。控制系统CPU采用PIC16F877单片机,它能够提供最佳的性能价格比。系统采用IGBT 专用栅极驱动集成电路IR2130,来控制系统主电路。系统仿真采用MATLAB/SIMULINK软件,检验所设计电机在系统中的性能。 结论,本课题主要包括五部分:无刷直流电动机绕组连接分析,初始数据方案设计,Maxwell对电磁设计方案进行验证,设计PIC单片机控制系统,应用MATLAB对电机控制系统进行仿真。通过这五部,本文完成了轮式机器人用无刷直流电动机进行设计及相应控制系统的设计。

    标签: 轮式机器人 无刷直流电动机

    上传时间: 2013-07-28

    上传用户:long14578

  • CRC算法原理及C语言实现.rar

    详细的CRC 校验原理分析 以及计算过程

    标签: CRC 算法原理 C语言

    上传时间: 2013-05-16

    上传用户:hrzx1234

  • 基于FPGA的嵌入式系统SerialATA大容量数据存储控制器的研究.rar

    随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供了良好的物理接口特性,支持热拔插,代表着计算机总线接口技术的发展方向。FPGA作为一种低功耗的半导体器件,在高频工作环境中有优良的性能,将处理器与低功耗FPGA结合起来使用是数据存储应用的趋势,这样能够使得接口方案更加灵活。而在众多FPGA器件中,Xilinx公司的Virtex-4平台内部集成了PowerPC高性能处理器,并且其中提供了Rocket IO MGT这种嵌入式的多速率串行收发器,能够以6.25-622Mb/s的速度传送数据,并且支持包括SATA协议在内的多种串行通信协议。 本文从物理层、链路层、传输层分析了SATA1.0技术的接口协议,在此基础提出满足协议需求和适合FPGA设计的设计方案,并给出总体设计框图,依照FPGA的设计方法,采用Xilinx公司的Virtex-4设计了一个符合SATA1.0接口协议的嵌入式存储装置,实现数据的存储,仿真运行结果正常。

    标签: SerialATA FPGA 嵌入式系统

    上传时间: 2013-04-24

    上传用户:sz_hjbf

  • 能馈式交流电子模拟负载的研究.rar

    随着电力电子技术的发展,各类电力电子装置应运而生,这些产品在出厂前需要根据不同的需要进行相应的测试和校验。传统的负载测试存在着能耗大、灵活性差等诸多缺点,已经越来越不能满足各种测试场合的要求,特别是一些要求用动态变化的负载、非线性负载、具有负阻特性的负载以及有源负载等测试场合。因此针对这一问题,本文利用电力电子技术结合计算机技术、控制技术等设计了一种通用的交流电子负载模拟装置,以满足各种测试场合的要求。 @@ 交流电子负载是一种可以模拟真实负载的电力电子装置,它不但可以模拟传统的线性负载,也可以模拟各种非线性负载、有源负载等其他形式的负载。目前国内外对电子负载的研究还不成熟,有些是使交流电源按照一定的功率放电,但是输出电流却与真实负载测试下的电流有较大的差别;而有些虽然能够准确控制电源的放电电流取得和真实负载一样的效果,但试验电能完全被消耗掉,造成很大的浪费。本文研究的新型交流电子负载克服了以上电子负载方案的缺点,可以满足各种试验场合的测试需求,能够在很大程度上减少能量浪费,丰富试验样式且节约试验成本。 @@ 本文分析了能馈式交流电子负载的模拟原理,确定了采用中间直流环节的交-直-交主电路结构,其一端接待测交流电源,另一端接低压交流电网。前级负载模拟环节和后级能量回馈环节均采用可四象限运行的电压型PWM(Pulse Width Modulation)变换器。负载模拟环节直接与待测电源连接,采用电流滞环瞬时值比较方式,使电源输出的实际电流信号准确、快速的跟踪其指令电流信号值,使得电子负载对待测电源呈现设定的负载形式,完成电子负载的模拟功能;能量回馈环节与电网连接,通过控制输出电流与电网电压同频、同相位,实现试验电能的单位功率因数回馈电网的目的,变换器的控制采用常规的双闭环控制方式,电流内环控制实际电流跟踪指令值的变化,电压外环通过控制输出电流的大小使直流侧母线电压稳定为设定指令值。 @@ 电子负载系统在负载模拟部分通过人机接口设定具体负载形式和负载属性,为了更加准确快速的得到电流指令信号值,文中采用更加直接的数值计算方 法,由数字信号处理器实时计算出该给定负载模式下的指令电流值。使用交流小信号分析法得到了系统的频域方块图,并对主电路元件参数以及调节器进行了优化设计。针对大功率开关管开关频率存在的限制,本文提出了几种提高电流跟踪精度的改进方法,取得了良好的效果。整个系统在PSIM平台上进行了不同工作模式下的仿真,仿真结果表明方案切实可行。最后依据仿真方案设计基于TMS320F2812的控制系统和功率电路,使用PROTEL软件进行了原理图的绘制。@@关键词:电子负载;能量回馈;电压型变换器;滞环PWM电流控制;双闭环;PWM整流器

    标签: 能馈式 交流电子 模拟负载

    上传时间: 2013-05-26

    上传用户:saharawalker

  • Protel99SE常规教程(图片教程).rar

    PROTEL99SE常规教程(图片教程) 5天(每天2小时),你就可以搞定PROTEL99SE的常规操作。 课程介绍: 图片教程的第1天: 学会自己画简单的SCH文件 第1课:新建一个*.DDB,新建一个SCH文件,并且添加画SCH要用到的零件库>> 第2课:利用添加好的零件库,进行画第一个可以自动布线的原理图>> 课后补充:SCH中一些必须要避免的错误! 图片教程的第2天: 学会从SCH到PCB的转变,并且进行自动布线 第一课:建立一个PCB文件,并且添加自动布线所必需的封装库 第二课:把前面的SCH文件变成PCB板 第三课: 对PCB进行自动布线 图片教程的第3天: 学会自己做SCH零件。说明:SCH零件库用来画图和自动布线 第一课:做一个SCH里面常要用到的电阻零件 图片教程的第4天: 学会自己做PCB零件封装 第一课:做一个属于自己的PCB零件封装 课后补充:PCB中一些必须要避免的错误! 布线方面的高级设置:自动布线和手动布线方面的高级设置问题 图片教程的第5天: 一些高级的常用技巧 一、SCH中的一些常用技巧 SCH的一些高级设置和常用技巧 二、PCB的一些高级设置和常用技巧 在PCB中,如何校验和查看PCB单个的网络连接情况 在PCB中给PCB补泪滴的具体操作 在PCB中给PCB做覆铜的具体操作 在PCB中如何打印出中空的焊盘(这个功能对于热转印制板比较有用) 在PCB中如何找到我们要找的封装 如何在PCB文件中加上漂亮的汉字 附件:PROTEL99SE 安装 License 5天(每天2小时),你就可以搞定PROTEL99SE的常规操作。

    标签: Protel 教程 99

    上传时间: 2013-05-24

    上传用户:lgd57115700

  • 串口温度数据采集并实时显示.rar

    串口控件使用说明 本程序使用VC6.0的通用串口控件MSCOMM32.OCX来对发送到串口的数据进行采集处理。主要使用方法 串口设置:m_Comm.SetSettings(“波特率,校验方式,数据位数,停止位数”) 取串口数据:m_Comm.GetInput() 你只首先要确定一个mscomm32.ocx控件在system目录下并且该控件已经被windows注册,本程序才能正常运行。

    标签: 串口 温度数据采集

    上传时间: 2013-04-24

    上传用户:aappkkee

  • 基于FPGA的IDE固态硬盘控制器的设计与实现.rar

    固态硬盘是一种以FLASH为存储介质的新型硬盘。由于它不像传统硬盘一样以高速旋转的磁盘为存储介质,不需要浪费大量的寻道时间,因此它有着传统硬盘不可比拟的顺序和随机存储速度。同时由于固态硬盘不存在机械存储结构,因此还具有高抗震性、无工作噪音、可适应恶劣工作环境等优点。随着计算机技术的高速发展,固态硬盘技术已经成为未来存储介质技术发展的必然趋势。 本文以设计固态硬盘控制芯片IDE接口部分为项目背景,通过可编程逻辑器件FPGA,基于ATA协议并使用硬件编程语言verilog,设计了一个位于设备端的IDE控制器。该IDE控制器的主要作用在于解析主机所发送的IDE指令并控制硬盘设备进行相应的状态迁移和指令操作,从而完成硬盘设备端与主机端之间基本的状态通信以及数据通信。论文主要完成了几个方面的内容。第一:论文从固态硬盘的基本结构出发,分析了固态硬盘IDE控制器的功能性需求以及寄存器传输、PIO传输和UDMA传输三种ATA协议主要传输模式所必须遵循的时序要求,并概括了IDE控制器设计的要点和难点;第二:论文设计了IDE控制器的总体功能框架,将IDE控制器从功能上分为寄存器部分、顶层控制模块、异步FIFO模块、PIO控制模块、UDMA控制模块以及CRC校验模块六大子功能模块,并分析了各个子功能模块的基本工作原理和具体功能设计;第三:论文以设计状态机流程和主要控制信号的方式实现了各个具体子功能模块并列举了部分关键代码,同时给出了主要子功能模块的时序仿真图;最后,论文给出了基于PIO传输模式和基于UDMA传输模式的具体指令操作流程实现,并通过SAS逻辑分析仪和QuartusⅡ对IDE控制器进行了功能测试和分析,验证了本论文设计的正确性。

    标签: FPGA IDE 固态硬盘

    上传时间: 2013-07-31

    上传用户:liangrb

  • 基于FPGA的通用异步收发器的设计.rar

    通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利用这些芯片来实现PC机和FPGA芯片之间的通信,势必会增加接口连线的复杂程度以及降低整个系统的稳定性和有效性。 本课题就是针对UART的特点以及FPGA设计具有可移植性的优势,提出了一种基于FPGA芯片的嵌入式UART设计方法,其中主要包括状态机的描述形式以及自顶向下的设计方法,利用硬件描述语言来编制UART的各个子功能模块以及顶层模块,之后将其集成到FPGA芯片的内部,这样不仅能解决传统UART芯片的缺点而且同时也使整个系统变得更加具有紧凑性以及可靠性。 本课题所设计的LIART支持标准的RS-232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用IP模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场合,因此可以达到资源利用的最大化。 在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。各项数据结果表明,本课题中所设计的UART满足预期设计目标。

    标签: FPGA 异步收发器

    上传时间: 2013-08-02

    上传用户:rocketrevenge