虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

标准采标率

  • 软 件 标 题:25045操作标准子程序集41 软 件 说 明:25045 I2C 串行EEPROM的keil 驱动源程序

    软 件 标 题:25045操作标准子程序集41 软 件 说 明:25045 I2C 串行EEPROM的keil 驱动源程序

    标签: 25045 EEPROM keil I2C

    上传时间: 2013-12-18

    上传用户:as275944189

  • 本次设计的数字基带成形滤波器参照IS-95标准进行设计

    本次设计的数字基带成形滤波器参照IS-95标准进行设计,对输入信号进行4倍过采。IS-95标准为:其中通带频率为590Khz,通带的链波大小1.5dB,截止带的频率为740Khz,截止带的衰减量为40dB,传输的数据率为1.2288Mhz,传输的频宽为1.25Mhz。

    标签: IS 95 数字基带 成形滤波器

    上传时间: 2014-01-10

    上传用户:han_zh

  • sae静电放电协会标准。美标

    sae静电放电协会标准。美标,分析给大家

    标签: sae 静电放电 标准

    上传时间: 2016-10-14

    上传用户:CHENKAI

  • G726标准的24kbps和40kbps两种比特率的音频编解码算法源代码

    G726标准的24kbps和40kbps两种比特率的音频编解码算法源代码,可以直接移植到dsp上或进行二次开发和封装。

    标签: kbps G726 24 40

    上传时间: 2017-04-16

    上传用户:h886166

  • 幂率分布的无标度网络的生成

    幂率分布的无标度网络的生成,非常新的一个方法

    标签: 分布 无标度网络

    上传时间: 2017-06-19

    上传用户:一诺88

  • ASTM E505 孔隙率标准

    ASTM E505 孔隙率标准ASTM E505 孔隙率标准ASTM E505 孔隙率标准

    标签: ASTM E505 标准

    上传时间: 2020-04-11

    上传用户:MHH6472

  • VW50093及PV6093孔隙率标准

    VW50093及PV6093孔隙率标准VW50093及PV6093孔隙率标准VW50093及PV6093孔隙率标准VW50093及PV6093孔隙率标准

    标签: 50093 6093 VW PV 标准

    上传时间: 2020-04-11

    上传用户:MHH6472

  • AWS美标焊接标准体系

    作为ASM体系焊接工程师,为大家精选汇总了美国ASM焊接最新版常用核心标准中文翻译版,供大家参考学习。包括:1)轨道车辆焊接体系;2)钢结构、不锈钢、铝合金三大焊接规范;3)焊接常用符号定义等。核心标准如下:1、AWS D15.1-D15.1M 车辆和机车轨道焊接规范;2、AWS D1.2-D1.2M    铝合金结构焊接规范;3、AWS D1.6D              不锈钢焊接规范;4、AWS-D1.1-D1.1M    钢结构焊接规范          5、AWS A2.4    焊接符号;6、AWS A3.0   焊接术语及定义;7、其他相关标准由于有些标准较大,放到网盘里供大家下载学习,百度网盘链接和提取码都在压缩包里。通过这些标准你会发现,美标相对欧洲标准更为灵活,焊接工程师自己发挥的“空间”相对较大,学习好美标焊接并不困难。

    标签: aws 焊接标准

    上传时间: 2022-05-13

    上传用户:

  • 美标防火设计标准手册 NFPA_130-2017

    美标防火设计标准手册,助力美国项目设计

    标签: 防火设计

    上传时间: 2022-05-14

    上传用户:bluedrops

  • FPGA中多标准可编程IO端口的设计.rar

    现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中。现在,FPGA已广泛地运用于通信领域、消费类电子和车用电子。 本文中涉及的I/O端口模块是FPGA中最主要的几个大模块之一,它的主要作用是提供封装引脚到CLB之间的接口,将外部信号引入FPGA内部进行逻辑功能的实现并把结果输出给外部电路,并且根据需要可以进行配置来支持多种不同的接口标准。FPGA允许使用者通过不同编程来配置实现各种逻辑功能,在IO端口中它可以通过选择配置方式来兼容不同信号标准的I/O缓冲器电路。总体而言,可选的I/O资源的特性包括:IO标准的选择、输出驱动能力的编程控制、摆率选择、输入延迟和维持时间控制等。 本文是关于FPGA中多标准兼容可编程输入输出电路(Input/Output Block)的设计和实现,该课题是成都华微电子系统有限公司FPGA大项目中的一子项,目的为在更新的工艺水平上设计出能够兼容单端标准的I/O电路模块;同时针对以前设计的I/O模块不支持双端标准的缺点,要求新的电路模块中扩展出双端标准的部分。文中以低压双端差分标准(LVDS)为代表构建双端标准收发转换电路,与单端标准比较,LVDS具有很多优点: (1)LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100Ω。这一特征使它适合做并行数据传输。 (2)LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。 (3)LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工艺,辅助Xilinx公司FPGA开发软件ISE,设计完成了可以用于Virtex系列各低端型号FPGA的IOB结构,它有灵活的可配置性和出色的适应能力,能支持大量的I/O标准,其中包括单端标准,也包括双端标准如LVDS等。它具有适应性的优点、可选的特性和考虑到被文件描述的硬件结构特征,这些特点可以改进和简化系统级的设计,为最终的产品设计和生产打下基础。设计中对包括20种IO标准在内的各电器参数按照用户手册描述进行仿真验证,性能参数已达到预期标准。

    标签: FPGA 标准 可编程

    上传时间: 2013-05-15

    上传用户:shawvi