功能是检测一个5位二进制序列“10010”。考虑到序列重叠的可能,有限状态机共提供8个状态(包括初始状态IDLE)。
上传时间: 2016-07-03
上传用户:龙飞艇
基于FPGA的24C02驱动程序,使用有限状态机~结构完整,测试通过。
上传时间: 2013-12-12
上传用户:VRMMO
finite_state_machines,有限状态机,包含多种模式及测试代码
上传时间: 2013-12-23
上传用户:huql11633
在驱动程序中设定了触摸屏所处的7个不同状态,分别用从-1到5的数字表征,这7个状态构成了一个触摸屏状态机,系统根据当前状态做出下一步的处理,如表1所示。整个软件设计根据功能可以划分为5个部分,分别是初始化、设备打开、读操作、中断处理以及I/O控制
上传时间: 2013-12-26
上传用户:独孤求源
这是一个由得到的命令(地址)从RAM 中读取命令并送入一个名为FUNREG的寄存器的代码,和前面的MINICORE 可以衔接,属于mikroprogrammbar steuerwerk(可编程的控制器) 与FSM (有限状态机)构成的控制器相对
标签: mikroprogrammbar steuerwerk MINICORE FUNREG
上传时间: 2017-02-08
上传用户:dbs012280
6中AI算法,包括路径规划与移动技术、有限状态机,脚本技术,群聚技术,遗传算法,神经网络,每个算法中都有例子程序。
标签: 算法
上传时间: 2013-12-16
上传用户:邶刖
含有各类寄存器,AD和DA转换器,各种算法,有限状态机,还些许组合逻辑电路设计代码
标签: 寄存器
上传时间: 2013-12-28
上传用户:jhksyghr
UART是一种广泛应用于短距离、低速、低成本通信的串行传输接口.由于常用UART芯片比较复杂且移植性差,提出一种采用可编程器件FPGA实现UART的方法, 实现了对UART的模块化设计.首先简要介绍UART的基本特点,然后依据其系统组成设计顶层模块,再采用有限状态机设计接收器模块和发送器模块,所有功能的实现全部采用VHDL进行描述,并用Modelsim软件对所有模块仿真实现.最后将UART的核心功能集成到FPGA上,使整体设计紧凑,小巧,实现的UART功能稳定、可靠.
上传时间: 2013-12-01
上传用户:zuozuo1215
分析二进制乘法中计算步骤(多少次加法,何时进行),实现一个有限状态机,执行乘法运算。
上传时间: 2013-12-16
上传用户:王小奇
设计一个洗衣机控制器,使洗衣机作如下运转:定时启动—〉正转20秒—〉暂停10秒—〉反转20秒—〉暂停10秒—〉定时不到,重复上面过程。 (2)若定时到,则停止,并发出音响信号。 (3)用两个数码管显示洗涤的预置时间(分钟数),按倒计时方式对洗涤过程作计时显示,直到时间到停机;洗涤过程由开始信号开始。 (4)三只LED灯表示正转、反转、暂停三个状态。
上传时间: 2015-08-31
上传用户:wangdaoxing