虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

曲面重构

  • SolidWorks实例解析-曲线,曲面,仿真 渲染

    SolidWorks实例解析-曲线,曲面,仿真 渲染

    标签: SolidWorks 仿真

    上传时间: 2013-06-11

    上传用户:eeworm

  • 曲线曲面设计技术与显示原理

    曲线曲面设计技术与显示原理

    标签: 设计技术 显示原理

    上传时间: 2013-04-15

    上传用户:eeworm

  • @@-SolidWorks实例解析-曲线,曲面,仿真-渲染-283页-100M.rar

    专辑类----PCB及CAD相关资料专辑 @@-SolidWorks实例解析-曲线,曲面,仿真-渲染-283页-100M.rar

    标签: SolidWorks 283 100

    上传时间: 2013-07-21

    上传用户:laozhanshi111

  • 曲线曲面设计技术与显示原理-298页-3.5M.rar

    专辑类----PCB及CAD相关资料专辑 曲线曲面设计技术与显示原理-298页-3.5M.rar

    标签: 298 3.5 设计技术

    上传时间: 2013-04-24

    上传用户:虫虫虫虫虫虫

  • --SolidWorks实例解析-曲线-曲面-仿真-渲染-283页-100M.pdf

    专辑类-PCB及CAD相关资料专辑-174册-3.19G --SolidWorks实例解析-曲线-曲面-仿真-渲染-283页-100M.pdf

    标签: SolidWorks 283 100

    上传时间: 2013-04-24

    上传用户:lanjisu111

  • 曲线曲面设计技术与显示原理-298页-3.5M.pdf

    专辑类-PCB及CAD相关资料专辑-174册-3.19G 曲线曲面设计技术与显示原理-298页-3.5M.pdf

    标签: 298 3.5 设计技术

    上传时间: 2013-05-24

    上传用户:许小华

  • PeoE-2001曲面设计-283页-22.2M.pdf

    专辑类-Pro-E教程及相关资料专辑-134册-38.9G PeoE-2001曲面设计-283页-22.2M.pdf

    标签: PeoE 2001 22.2 283

    上传时间: 2013-05-27

    上传用户:Shoen

  • 实战PROE曲面设计光盘-95.8M.zip

    专辑类-Pro-E教程及相关资料专辑-134册-38.9G 实战PROE曲面设计光盘-95.8M.zip

    标签: PROE 95.8 zip 光盘

    上传时间: 2013-06-08

    上传用户:zhangsan123

  • 基于FPGA动态重构的故障容错技术.rar

    可重构计算技术兼具通用处理器(General-Purpose Processor,GPP)和专用集成电路(Application Specific Integr—ated Circuits,ASIC)的特点,既可以提供硬件高速的特性,又具有软件可以重新配置的特性。而动态部分可重构技术是可重构计算技术的最新进展之一。该技术的要点就是在系统正常工作的情况下,修改部分模块的功能,而系统其它模块能够照常运行,这样既节约硬件资源,又增强了系统灵活性。 可重构SoC既可以在处理器上进行编程又可以改变FPGA内部的硬件结构,这使得SoC系统既具有处理器善于控制和运算的特点,又具FPGA灵活的重构特点;由于处理器和FPGA硬件是在同一块硅片上,使得它们之间的通信宽带大大提高,这种平台很适合于容错算法的实现。 本文基于863计划项目;动态重构计算机的可信实现关键技术,重点研究应用于恶劣环境中FPGA自我容错的体系结构,提出了一套完整的SoC系统的容错设计方案,并研究其实现技术,设计实现了实现该技术的硬件平台和软件算法,并验证成功。 论文取得了如下的创新性研究成果: 1、设计了实现动态重构技术的硬件平台,包括高性能的FPGA(内含入式处理器PowcrPC)、PROM、SRAM、FLASH、串口通信等硬件模块。 2、说明了动态重构技术的设计规范和设计流程,实现动态重构技术。 3、提出了一种基于动态重构实现容错的方法,不需要外部处理器干预,由嵌入式处理器负责管理整个过程。 4、设计并实现了嵌入式处理器运行时需要的软件,主要有两个功能,首先是从CF卡中读入重构所需的配置文件,并将配置文件写进FPGA内部的配置存储器中,改变FPGA内部的功能。其次,是实现容错技术的算法。

    标签: FPGA 动态 容错技术

    上传时间: 2013-04-24

    上传用户:edrtbme

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost