基于FPGA+DDS的MSK数字调制源设计 通信中的DDS技术应用
上传时间: 2013-08-29
上传用户:r5100
智能机器小车主要完成寻迹功能,由机械结构和控制单元两个部分组成。机械结构是一个由底盘、前后辅助轮、控制板支架、传感器支架、左右驱动轮、步进电机等组成。控制单元部分主要由主要包含传感器及其调理电路、步进电机及驱动电路、控制器三个部分。本设计的核心为控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作主控芯片。CPLD芯片的设计主要在MAX+plusⅡ10.0环境下利用VHDL语言编程实现。驱动步进电机电路主要利用ULN2803作为驱动芯片。
上传时间: 2013-08-30
上传用户:ve3344
在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。
上传时间: 2013-08-30
上传用户:宋桃子
文中给出了使用cpld设计数字系统的完全过程,希望对初学者有所帮助
上传时间: 2013-08-30
上传用户:shfanqiwei
一个好程序关于CPLD的直线插补在数字积分中的应用
上传时间: 2013-08-31
上传用户:lixqiang
< FPGA数字电子系统设计与开发实例导航> 一书的代码,FPGA数字电子系统设计与开发实例导航,用硬件描述语言编写的,I2C,UART,USB,VGA,CAN-BUS,网络等等的书籍配套原代码。。。。\r\n使用方法:\r\n1.拷贝到硬盘。\r\n2.用ISE创建项目,分别加入各个代码文件,即可。
上传时间: 2013-08-31
上传用户:CHINA526
关键词:FPGA 数字电路 时序 时延路径 建立时间 保持时间
上传时间: 2013-08-31
上传用户:梧桐
本设计要实现一个具有预置数的数字钟的设计,具体要求如下:\r\n1. 正确显示年、月、日 \r\n2. 正确显示时、分、秒 \r\n3. 具有校时,整点报时和秒表功能 \r\n4. 进行系统模拟仿真和下载编程实验,验证系统的正确性 \r\n
上传时间: 2013-09-01
上传用户:ysjing
数字信号处理在FPGA上实现的经典教材,本书详细介绍了数字信号处理的算法,以及其在FPGA上用硬件描述语言实现
上传时间: 2013-09-01
上传用户:frank1234
数字信号处理的FPGA实现(第二版)书的源代码。
上传时间: 2013-09-01
上传用户:wangzhen1990