本书反映了国外在射频技术教学方面的较新内容。书中介绍了射频电路理论基础、射频电路中无源器件的基本性质及其应用、有源器件的基本性质及其应用、常用的射频电路及其应用,讨论了无线接收机的射频电路。
上传时间: 2013-05-28
上传用户:再见大盘鸡
射频低噪声放大器的ADS设计:本文首先简要介绍了低噪声放大器设计的理论基础,并以2.1-2.4Ghz 低噪声放大器为例,详细阐述了如何利用Agilent 公司的ADS 软件进行分析和优化设计该电
上传时间: 2013-06-18
上传用户:han_zh
关于射频摸拟电路的书,希望对大家能有所帮助。
上传时间: 2013-06-04
上传用户:17854267178
本文以EMS(Escort Memory Systems)的RFID 射频识别读写器LRP830 为例,分别介绍了可编程控制器及微机与RFID 射频识别读写器进行串行通讯,从而读取标识数据的具
上传时间: 2013-06-12
上传用户:fyerd
很好的一本射频书,是成都电子科技大学的一本教材,也是一本很专业的关于射频电路的书
上传时间: 2013-06-25
上传用户:ayfeixiao
射频识别(RFID,Radio Frequency Identification)是一种利用电磁波双向传输实现自动识别的技术。近年来,射频识别技术在物流、交通、身份识别等生产生活领域的应用日益扩大。相比于13.56MHz射频识别系统,915MHz射频识别系统在识别距离,阅读速度方面有更大的优势,是目前射频识别产品研究的热点。 本文在理解ISO/IEC18000-6C协议的基础上,首先研究用于本系统的基本理论,包括射频识别技术和嵌入式技术,提出一款基于ISO/IEC18000-6C协议的915MHz射频识别读卡器的解决方案。在硬件部分,以Intel公司开发的R1000作为射频收发模块的核心;选用ATMEL公司的ARM处理器AT91SAM7S256作为控制单元的主控制器,在ARM处理器上运行μC/OS-II嵌入式实时操作系统,采用多任务实现和其他功能模块的通信。软件部分为系统移植了μC/OS-II操作系统,使用C与汇编语言的混合编程编写Bootloader,编写了各种硬件设备的驱动程序,使用C语言实现了串行通信程序,实现与上位机通信并实现对程序的更新。本文所设计的射频识别系统具有模块化设计、高可靠性等特点。实验表明,这种设计方案能够达到ISO/IEC18000-6C协议要求。
上传时间: 2013-07-18
上传用户:zklh8989
主要介绍一种基于Philips 公司的MF RC500 的射频识别读写器的设计:首先介绍系统的组成以及MF RC500的特性,接着给出天线的设计规范,最后给出MCU 89C52与MF RC500的接口
上传时间: 2013-05-20
上传用户:hzy5825468
随着金融行业的不断发展,IC智能卡正在并已经融入当今信息技术的主流,人们已愈来愈多地开始接受和使用IC智能卡。根据应用环境的不同,传统的IC卡读写机具可以分为两种:座式IC卡读写器和IC卡手持POS机。无线局域网、嵌入式系统和生物鉴别三种技术相结合的IC卡手持POS机是一种很好的方式。因此我们提出了一种基于ARM+DSP协作架构的射频IC卡无线手持POS机设计方案。 本文首先介绍了ARM+DSP嵌入式系统,指纹识别技术和无线数传技术,提出了ARM+DSP协作架构的双处理器连接方案。之后,给出了系统的总体结构图,包括硬件部分和软件部分。 硬件部分为ARM和DSP两个子系统,分别以LPC2210和TMS320VC54025为核心,加上存储器和各种外设。详细说明了两个CPU通过HPI主机方式进行通信、主机系统的主控处理器LPC2210外设的接口电路设计。 软件部分包括嵌入式μ C/OS-Ⅱ移植要点,任务设计,驱动程序设计等。详细说明了在嵌入式μ C/OS-Ⅱ平台中,显示任务,键盘任务和IC卡读写任务设计过程以及它们的驱动程序的代码的编写。 本课题的研究己取得阶段性成果,能够实现一些基本的功能。
上传时间: 2013-06-07
上传用户:黑漆漆
射频和无线技术入门,绝对的从零开始,Caribbean j. Weisman 著
上传时间: 2013-04-24
上传用户:xiaowei314
数字射频存储器(Digital Radio FreqlJencyr:Memory DRFM)具有对射频信号和微波信号的存储、处理及传输能力,已成为现代雷达系统的重要部件。现代雷达普遍采用了诸如脉冲压缩、相位编码等更为复杂的信号处理技术,DRFM由于具有处理这些相干波形的能力,被越来越广泛地应用于电子对抗领域作为射频频率源。目前,国内外对DRFM技术的研究还处于起步阶段,DRFM部件在采样率、采样精度及存储容量等方面,还不能满足现代雷达信号处理的要求。 本文介绍了DRFM的量化类型、基本组成及其工作原理,在现有的研究基础上提出了一种便于工程实现的设计方法,给出了基于现场可编程门阵列(Field Programmable Gate Array FPGA)实现的幅度量化DRFM设计方案。本方案的采样率为1 GHz、采样精度12位,具体实现是采用4个采样率为250 MHz的ADC并行交替等效时间采样以达到1 GHz的采样率。单通道内采用数字正交采样技术进行相干检波,用于保存信号复包络的所有信息。利用FPGA器件实现DRFM的控制器和多路采样数据缓冲器,采用硬件描述语言(Very High Speed}lardware Description Language VHDL)实现了DRFM电路的FPGA设计和功能仿真、时序分析。方案中采用了大量的低压差分信号(Low Voltage Differential Signaling LVDS)逻辑的芯片,从而大大降低了系统的功耗,提高了系统工作的可靠性。本文最后对采用的数字信号处理算法进行了仿真,仿真结果证明了设计方案的可行性。 本文提出的基于FPGA的多通道DRFM系统与基于专用FIFO存储器的DRFM相比,具有更高的性能指标和优越性。
上传时间: 2013-06-01
上传用户:lanwei