VIP专区-嵌入式/单片机编程源码精选合集系列(130)资源包含以下内容:1. 武汉创维特的arm培训例程试验程序.2. 这是一个小车原理图,如果有设计不周到请提出建议.3. 用NiosII软核配置FPGA的C语言源程序.4. 用c语言写的niosii软核的多种外设测试程序.5. 介绍了MATLAB中GUI界面的一些基本的情况。有助于出学者对其有一个比较直观的认识。.6. EDA实验--RAM实验:利用-MegaWizard Plug-In Manager创建一个16×8的RAM.7. EDA实验--ROM实验:利用-MegaWizard Plug-In Manager创建一个256×16的ROM.8. 一个基于GUI的界面系统设计的程序.9. 基于AVR的mp3文件系统!里面有sd卡的fat32文件系统源程序.10. 这个是周立功公司的zlg文件系统的源代码 可以应用在小型嵌入式系统中.11. 13305控制320-240的源程序.12. 这个是非常不错的mp3源码.13. 经典的mp3源码程序.14. pc bios source code for emb.15. 3167cx4558数控机床200例 源程序.16. i2c的verilog代码.17. 书名:嵌入式系统Web服务器TCP-IPLean本书是一本TCP/IP网络的指导手册.18. Fedora Core 5功能强大.19. Nucleus任务调度算法原理及Nucleus优先级查找表的原理(有详细的文档及演示代码)。.20. AVR单片机的程序.21. AVR单片机的程序.22. LPC2220 的AD转换.23. 基于LPC2220的.24. 利用LPC2220内部的RTC功能.25. 使用LPC2220的UART1的Modem功能.26. u-boot.27. 不可多得的国外机器人制作技术资料.28. 单片机isp编程上位机源代码.29. 霍曼轨道的模拟图形.30. BinDCT算法描述,作为快速DCT算法适合嵌入式使用.31. 基于89S52的篮球计时计分器,实现外部中断和定时器的使用.用2803驱动共阳数码管..32. 一些关于微机的实验指导,帮助初学的人,容易理解.33. QQ64134703毕业设计 基于AT89C51.34. 1.04版opentcpip协议栈.35. n2cpu_nii5v1":niosII开发手册.36. 关于嵌入式EVC编程语言书籍.37. S3C2410+飞利浦PWC视频采集.38. 本文详细介绍了一个最小S3C44B0X嵌入式系统(包括网口)的软硬件构架。.39. 里面内置了10多篇论文.40. 以视频的方式介绍了qt的相信安装过程.
上传时间: 2013-07-10
上传用户:eeworm
作业调度采用运行时间最短者优先算法,运行时间相同者采用先来先服务算法。
上传时间: 2015-02-20
上传用户:lo25643
CPU调度C语言实现 实现1FCFS(先到先服务) 2SJF(最段作业优先调度) 3RR(轮转法) 4PSA(优先权调度)n) 5EXIT 6时间的延迟; 7:屏幕的换色.
上传时间: 2013-11-26
上传用户:shinesyh
最佳高度问题。 问题描述: 假设有n个任务由K个可并行工作的机器完成。完成任务i需要的时间为t(i)。试设计一个算法找出完成这n个任务的最佳调度,使得完成全部任务的时间最早。
上传时间: 2014-12-07
上传用户:Amygdala
该算法实现调度完成时间,周转时间,平均带权周转时间等
上传时间: 2017-07-17
上传用户:Pzj
磁盘移臂调度过程模拟系统的设计——先来先服务法、最短寻道时间优先算法、电梯算法
上传时间: 2017-09-02
上传用户:515414293
Progress_Scheduling 操作系统课程设计:进程调度.用优先数算法和轮转
标签: Progress_Scheduling 操作系统 优先数 进程
上传时间: 2013-12-23
上传用户:奇奇奔奔
处理机调度的算法,操作系统的课程设计,主要是应用轮转法进行进程的调度
上传时间: 2015-11-13
上传用户:yzy6007
这是大学操作系统进程调度实验的其中一个算法。实验中应该要注意的是关于C中指针的用法,因为指针的用法比较灵活又非常容易出错,一不小心应用不严密就会出错。如在实行按短作业优先算法调度进程的过程中,每一次输入无论是周转时间,运行时间,还是响应时间都要用指针返回arrivetime,否则就出错。还有在插入和释放结点时,用此中指针表示法会比用for循环语句简明很多。再一个就是在选择运行时间最小的进程时,察看当前就绪队列中的进程数也是很关键的,其间所得的count对于下面两步都很重要。
上传时间: 2017-01-30
上传用户:fhzm5658
随着中国二代导航系统的建设,卫星导航的应用将普及到各个行业,具有自主知识产权的卫星导航接收机的研究与设计是该领域的一个研究热点。在接收机的设计中,对于成熟技术将利用ASIC芯片进行批量生产,该芯片是专用芯片,一旦制造成型不能改变。但是对于正在研究的接收机技术,特别是在需要利用接收机平台进行提高接收机性能研究时,利用FPGA通用可编程门阵列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,进行批量生产。本课题就是基于FPGA研究GPS并行捕获技术的硬件电路,着重进行了其中一个捕获通道的设计和实现。 GPS信号捕获时间是影响GPS接收机性能的一个关键因素,尤其是在高动态和实时性要求高的应用中或者对弱GPS信号的捕获方面。因此,本文在滑动相关法基础上引出了基于FFT的并行快速捕获方法,采用自顶向下的方法对系统进行总体功能划分和结构设计,并采用自底向上的方法对系统进行功能实现和验证。 本课题以Xilinx公司的Spartan3E开发板为硬件开发平台,以ISE9.2i为软件开发平台,采用Verilog HDL编程实现该系统。并利用Nemerix公司的GPS射频芯片NJ1006A设计制作了GPS中频信号产生平台。该平台可实时地输出采样频率为16.367MHz的GPS数字中频信号。 本课题主要是基于采样率变换和FFT实现对GPS C/A码的捕获。该算法利用平均采样的方法,将信号的采样率降低到1.024 MHz,在低采样率下利用成熟的1024点FFT IP核对C/A码进行粗捕,给出GPS信号的码相位(精度大约为1/4码片)和载波的多普勒频率,符合GPS后续跟踪的要求。 同时,由于FFT算法是以资源换取时间的方法来提高GPS捕获速度的,所以在设计时,合理地采用FPGA设计思想与技巧优化系统。基于实用性的要求,详细的给出了基于FFT的GPS并行捕获各个模块的实现原理、实现结构以及仿真结果。并达到降低系统硬件资源,能够快速、高效地实现对GPS C/A码捕获的要求。 本研究是导航研究所承担的国家863课题“利用多径信号提高GNSS接收机性能的新技术研究”中关于接收机信号捕获算法的一部分,对接收机的设计具有一定的参考价值。
上传时间: 2013-07-22
上传用户:user08x