LTC1446是一种采用12位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、12位A/D转换器、数据寄存器以及控制逻辑电路。LTC1446每25uS重复一次“输入——转换——输出”。器件有两个控制输入:DIN CLK和片选(CS)。 内部系统时钟和DIN CLK可独立使用。应用电路的设计只需利用时钟启动转换或读出转换结果。当CS为高电平时, Dout处于高阻态且DIN时钟被禁止。
标签: 1446 LTC 转换器 25
上传时间: 2014-01-23
上传用户:450976175
介绍及应用。LM1881 是针对电视信号的视频同步分离芯片,它可以直接对电视信号进行同步分离,准确地获得 所需的视频图像信号,使用者可根据需要对该同步信号进行时序逻辑控制. LM1881 广泛用于对视频信号的同 步分离中,比如便携式图像采集卡、视频监控录像控制仪、基于成像系统的视频图像采集等. 介绍了LM1881 的 主要特性,基本原理和引脚功能,给出了它的几种应用.
标签: 1881 LM 电视信号 分离
上传时间: 2013-12-09
上传用户:ggwz258
VHDL硬件描述语言与数字逻辑电路设计,需要的朋友可以下载。
标签: VHDL 硬件描述语言 数字逻辑 电路设计
上传时间: 2016-03-10
上传用户:1427796291
SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用。 4.CPLD/ FPGA 每一I/O Pin 皆有逻辑状态监视器,以便迅速了解每一引脚状态。 5.清楚标示每一管脚的脚位,易于观察和测量。 6.使用并口在开发系统下直接下载。 7.可在线将CPLD/ FPGA 程序到FLASH ROM,实验仪可独立运行,适合大学生EDA 电子竞赛。 8.可做8051 和CPLD/ FPGA 的组合电路实验。 9.适用于WINDOWS95/98/NT/2000/XP 操作系统。 10.数万门的现场可编程芯片让设计所思即所得。
标签: FPGA SX-CPLD CPLD 数字逻辑
上传时间: 2016-03-14
上传用户:671145514
VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
标签: VHDL FPGA CPLD 硬件描述语言
上传时间: 2016-03-16
上传用户:nanfeicui
werilog语言中关于 组合逻辑时序逻辑的表达
标签: werilog 语言 组合逻辑 时序逻辑
上传时间: 2013-12-21
上传用户:dapangxie
数字电路中的组合逻辑电路,看看,挺有用的。
标签: 数字电路 组合逻辑电路
上传时间: 2016-04-30
上传用户:李梦晗
介绍数字电路中的组合逻辑电路,个人认为挺不错的。
上传用户:ukuk
用VHDL实现数字频率计,1. 时基产生与测频时序控制电路模块2. 待测信号脉冲计数电路模块3.锁存与译码显示控制电路模块4.顶层电路模块.
标签: 电路模块 VHDL 数字频率计 信号
上传时间: 2016-06-04
上传用户:ls530720646
简述了V HDL 语言的功能及其特点,并以 8 位串行数字锁设计为例,介绍了在Max + plus Ⅱ10. 2 开发软件下,利用V HDL 硬件描述语言设 计数字逻辑电路的过程和方法。并设计了密码锁
标签: HDL plus Max 10
上传时间: 2013-12-23
上传用户:yimoney