基于FPGA的快速反正切运算实现方法可以用于解调的相位计算
上传时间: 2013-08-14
上传用户:ommshaggar
基于CPLD的光积分时间可调线阵CCD驱动电路设计
上传时间: 2013-08-15
上传用户:lalalal
本文介绍一种以CPLD[1]为核心、以VHDL[2]为开发工具的时间控制器,该控制器不仅具有时间功能,而且具有定时器功能,能在00:00~23:59之间任意设定开启时间和关闭时间,其设置方便、灵活,广泛应用于路灯、广告灯箱、霓虹灯等处的定时控制。
上传时间: 2013-08-16
上传用户:chenjjer
在CPLD内实现声调和时间的控制,在LATTICE的ISPLEVER6.1下编译通过。可以修改定时时间进行声调的修改
上传时间: 2013-08-17
上传用户:ysystc699
CRC校验码并行计算的FPGA实现,PDF打开
上传时间: 2013-08-18
上传用户:vmznxbc
有时间显示与设置、秒表、闹钟、日期显示与设置功能,用6个数码管显示。
标签: 闹钟
上传时间: 2013-08-20
上传用户:ttpay
一种计算高阶矩阵奇异值分解的FPGA实现方法。
上传时间: 2013-08-21
上传用户:253189838
实现一个用于CDMA2000系统的短帧交织器,计算比较了12*16,13*15,14*14三种交织形式的性能!
上传时间: 2013-08-22
上传用户:zchpr@163.com
关键词:FPGA 数字电路 时序 时延路径 建立时间 保持时间
上传时间: 2013-08-31
上传用户:梧桐
采用按时间抽选的基4原位算法和坐标旋转数字式计算机(CORDIC)算法实现了一个FFT实时谱分析系统。整个设计采用流水线工作方式,保证了系统的速度,避免了瓶劲的出现;整个系统采用FPGA实现,实验表明,该系统既有DSP器件实现的灵活性又有专用FFT芯片实现的高速数据吞吐能力,可以广泛地应用于数字信号处理的各个领域。
上传时间: 2013-09-01
上传用户:731140412