虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

无线链路

  • 随着航天技术的迅速发展和应用

    随着航天技术的迅速发展和应用,空间在政治、军事、经济等领域的战略地位日益提高,夺取空间优势成为世界各国发展航天军事力量的首要任务。天基网是一种以各种类型的卫星为网络节点通过星际链路互连起来的空间无线网络系统。由于具有全天候、近实时、不受国界限制,以及在广阔区域甚至全球范围内获取和快速传递大容量信息的能力,作为未来天地一体化信息框架的主要组成部分,天基网在战略预警、区域性战役信息保障和战术指挥控制及战场管理等层次具有广泛应用。 路由技术对提高数据传输的时效性和可靠性有着重要的意义。尽管路由问题在地面网络中已经得到了较好解决,但由于天基网具有拓扑持续动态变化、节点星上载荷能力有限、星际链路传输时延长、承载数据流量分布不均衡等特点而使路由技术面临新的挑战。路由问题是天基组网中的基本问题,也是当前该领域的研究热点之一。本文在分析天基网路由面临的技术挑战和现有工作不足的基础上,重点研究了天基网不同发展阶段和不同组网结构中的...

    标签: 航天技术 发展

    上传时间: 2017-09-25

    上传用户:CHENKAI

  • 基于HID协议的串口蓝牙键盘鼠标设计

    随着通信、网络、计算机技术的发展给传统控制技术的发展带来了新的契机。蓝牙技术是一种用于各种固定与移动的数字化硬件设备之间的一种低成本、高效率的无线通信连接技术,在实际应用中取代了烦琐的电缆连接。本课题以英国Cambridge SiliconRadio公司生的BlueCore"M02蓝牙芯片作为研究对象,以蓝牙1.2协议栈为设计指导,给出了基于蓝牙HID协议栈的串口键盘鼠标取数据采集实现方案。蓝牙规范是亩蓝牙SIG开发的免费开放的蓝牙技术标准,包括核心规范(Core Specification)和应用规范(Profile)两个部分。核心规范定义了各层协议各自的工作方式,而应用规范是为了实现一个特定的应用模型而采取的特定协议层间的运行机制。整个蓝牙协议体系可分为底层硬件模块、中间协议层和高端应用层三部分。链路管理层、基带层和射频层属于蓝牙硬件模块。逻辑链路控制和适配协议、服务发现协议、串口仿真协议属于中间协议层,一般用软件实现。高端应用层是对用于各种应用模型的Profile.本论文首先分析和研究了蓝牙核心协议,然后重点分析了基于蓝牙HID高端应用模式的实现,用软件实现了基于HID协议的HC1、逻辑链路控制适配协议和服务发现协议。然后在HID应用规范的基础上给出了以串口方式实现键盘和鼠标数据采集的硬件和软件设计,整个系统设计结合蓝牙开发工具BBDK,给出了基于HID规范实现键盘鼠标的完整设计过程。在扫描码采集端以微处理器方式做为蓝牙主机实现HID高层应用规范,蓝牙主机内用C语言实现基于HID协议HCI,L2CAP,SDP:在PC机端用PC机做为蓝牙主机,在VC++6.0环境下用C++的类封装方式实现上述协议。

    标签: hid 串口 蓝牙

    上传时间: 2022-05-31

    上传用户:

  • 蓝牙协议栈实现及HID设备开发

    摘要蓝牙是廉价低功耗无线技术,最初是为了替代设备间的电缆。它已经在很多设备上得到了应用,文章介绍三种不同的蓝牙协议栈实现方式,并以鼠标为例具体介绍蓝牙HID设备的开发。关键词蓝牙 协议栈第一种方式是标准的双处理器方式,基带、链路管理协议在芯片中实现,而上层协议和应用则在另一个处理器中执行,一般是PC或笔记本电脑,两个处理器的接口是HCI,其物理层是USB或UART,这种方式适合于应用程序较复杂的情况,例如对组网能力要求较高,要求同时连接多个设备完成多种服务等。同时因为芯片完成的协议数量较少,片内微处理器负荷较轻,可以完全实现协议中规定的同时支持7条ACL链路和3条并发的SCO链路的指标.USB适配器就是采用这种工作方式。第二种方式是嵌入式双处理器方式。在芯片中实现基带、LMP,L2CAP,RFCOMM,SDP协议,上层应用放到外部处理器来执行,这样在外部处理器运算能力有限时,既充分发挥了片内处理器的能力又减轻了复杂应用对外部处理器的负荷。这种方式主要适用于便携设备,它的网络性能较差,只能支持5条ACL.链路。支持蓝牙功能的移动电话就是采用这种方式的,它主要是用来连接蓝牙耳机或者蓝牙车载免提,应用比较简单。第三种是典型的完全嵌入式工作方式。把应用程序和所需的协议栈放到芯片中执行,不需要外加处理器就可以形成一个蓝牙设备,根据应用的不同可以设置不同的通信口。这种方式适合于应用程序比较简单,对运算能力要求不太高的情况,一般用于点对点连接或是作为微微网中的从设备。因为片内资源和微处理器的运算能力都有限,在这种方式下目前的芯片只能最多同时支持3条ACL链路。HID设备(键盘、鼠标、游戏杆)就是采用这种方式.

    标签: 蓝牙协议栈 hid

    上传时间: 2022-05-31

    上传用户:

  • 基于有蓝牙共存情况下的WiFi射频模块设计

    移动通信网络由于带宽和技术的限制,远远不能满足人们不断高涨的无线上网需求。Wi-Fi作为无线接入技术MLAN的主流标准口益成熟,它能够随时随地高速连接到Internet,极大地满足了用户对无线上网需求,受到消费者的青睐。因而越来越多的移动终端都集成了Wi-Fi功能,Wi-Fi和蓝牙样成为移动终端的标配。随之而来的是wi-Fi和蓝牙都工作在2.4CHZz ISM频段而引发的互相 扰问题,导致数据吞吐量下降,语音质量恶化失真,极端状况下甚至导致链路断开而不能正常工作。因此,必须寻求有效的措施和方法,实现两种技术在近距离的和谐共存,这已成为非常迫切的技术需要,也成为人们研究的一个热点和难点。近距离WiFi和蓝牙互相1扰的问题,目前已经形成了非常多的有效解决机制,包括基于Wi-Fi的PTA(Packet Traffic Arbitration)、AWMA(Alternating Wireless Medium Access)和DSE(Deterministic Spectral Excision),其中PTA和AWMA机制在Wi-Fi側MAC层实现,通过协调Wi-Fi和蓝牙的帧发射时间来避免相互干扰:而DSE是在Wi-Fi侧物理层PHY实现,通过一个可编程带阻滤波器(Notch Filter)来阻止来白蓝牙的窄带干扰。还有基于蓝牙侧的AFH(Adaptive Frequency Hopping),它通过跳频,自动避开被干扰的频点,从而大大提高了蓝牙传输性能。

    标签: 蓝牙共存 wifi 射频模块

    上传时间: 2022-06-20

    上传用户:zhanglei193

  • 蓝牙技术与原理

    蓝牙技术原理,2006年出版,针对蓝牙2.0及之前版本的原理说明。不完全版本,仅包含技术原理部分蓝牙技术原理,2006年出版,针对蓝牙2.0及之前版本的原理说明。不完全版本,仅包含技术原理部分目录:蓝牙技术概述无线技术通信基础蓝牙基带规范链路管理器协议逻辑链路控制和适配协议服务发现协议适配协议主控制器接口功能规范蓝牙剖面概述

    标签: 蓝牙

    上传时间: 2022-06-27

    上传用户:

  • 基于IEC60870-5-103规约的35kV线路测控保护装置通信研究.rar

    继电保护装置是保证电力系统安全稳定运行的重要装置之一,近几年来,随着变电站综合自动化技术的发展及其在全国变电站的推广,研究和开发集保护、测量、控制和通讯于一体的微机测控保护装置已成为各国电力部门的普遍要求。 本文首先对研究丌发的35kV线路微机测控保护装置的软硬件做了简述,介绍了本装置所采用的保护算法,并给出了保护的流程图和逻辑框图。随后介绍了我国变电站自动化通信系统中正在应用的几种常用电力远动规约,详细介绍了目前使用比较广泛的继电保护通信规约IEC 60870-5-103,对规约的应用层功能、链路传输规则、103规约三层参考模型及通讯帧格式进行了详细的分析,并给出了103规约在35kV线路微机测控保护装置上的实现,上位机软件基于Visual C++6.0编程,采用SQLServer作为数据库服务器软件。 最后,本文对装置进行了专业测试,测试结果表明,本装置能实现基本的保护功能以及实现遥控、遥信、遥测等通信功能,与传统微机保护装置相对比本装置具有测量精度高、动作迅速可靠、可以进行远程通信等优点。

    标签: 60870 IEC 103

    上传时间: 2013-04-24

    上传用户:huyanju

  • 基于FPGA的嵌入式系统SerialATA大容量数据存储控制器的研究.rar

    随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供了良好的物理接口特性,支持热拔插,代表着计算机总线接口技术的发展方向。FPGA作为一种低功耗的半导体器件,在高频工作环境中有优良的性能,将处理器与低功耗FPGA结合起来使用是数据存储应用的趋势,这样能够使得接口方案更加灵活。而在众多FPGA器件中,Xilinx公司的Virtex-4平台内部集成了PowerPC高性能处理器,并且其中提供了Rocket IO MGT这种嵌入式的多速率串行收发器,能够以6.25-622Mb/s的速度传送数据,并且支持包括SATA协议在内的多种串行通信协议。 本文从物理层、链路层、传输层分析了SATA1.0技术的接口协议,在此基础提出满足协议需求和适合FPGA设计的设计方案,并给出总体设计框图,依照FPGA的设计方法,采用Xilinx公司的Virtex-4设计了一个符合SATA1.0接口协议的嵌入式存储装置,实现数据的存储,仿真运行结果正常。

    标签: SerialATA FPGA 嵌入式系统

    上传时间: 2013-04-24

    上传用户:sz_hjbf

  • 超高频射频识别标签基准测试研究.rar

    射频识别(Radio Frequency Identification,RFID)是一种允许非接触式数据采集的自动识别技术。其中工作在超高频(Ultra High Frequency,UHF)频段的无源RFID系统,由于在物流与供应链管理等领域的潜在应用,近年来得到了人们的广泛关注。这种系统所使用的无源标签具有识别距离长、体积小、成本低廉等突出特点。目前在市场上出现了各种品牌型号的UHF RFID无源标签,由于不同品牌型号的标签在设计与制造工艺上的差异,这些标签在性能表现上各不相同,这就给终端用户选择合适自己应用的标签带来了困难。RFID基准测试就是在实际部署RFID系统前对RFID标签的性能进行科学评估的有效手段。然而为了在常规实验室条件下得到准确公正的测试结果,需要对基准测试的性能指标及测试方法学开展进一步的研究。本文正是研究符合EPC Class1 Gen2标准的RFID标签基准测试。 本文首先分析了当前广泛应用的超高频无源RFID标签基准测试性能指标与测试方法上的局限性与不足之处。例如,在真实的应用环境中,由于受到各种环境因素的影响,对同一品牌型号的标签,很难得到一致的识读距离测试结果。另外,在某些测试场景中,使用识读速率作为测试指标,所得到的测试结果数值非常接近,以致分辨度不足以区分不同品牌型号标签的性能差异。在这些分析基础上,本文把路径损耗引入了RFID基准测试,通过有限点的测量与数据拟合分别得到不同类型标签的路径损耗方程,结合读写器天线的辐射方向图,进一步得到各种标签受限于读写器接收灵敏度的覆盖区域。无源标签由于其被动式能量获取方式,其实际工作区域仍然受限于前向链路。本文通过实验测试出这些标签的最小激活功率后,得出了各种标签在一定读写器发射功率下的激活区域。完成这些步骤后,根据这两种区域的交集可以确定标签的工作区域,从而进行标签间的比较并达到基准测试的目的,并能找出限制标签工作范围的瓶颈。 本文最后从功率损耗的角度研究了标签之间的相互干扰,为用户在密集部署RFID标签的场景中设置标签之间的最小间隔距离具有重要的参考意义。

    标签: 超高频 射频识别 基准测试

    上传时间: 2013-04-24

    上传用户:hbsunhui

  • 基于以太网的三相电能表的研究.rar

    随着网络技术的飞速发展,办公楼宇或住宅小区的用电管理也正逐步走向智能化、网络化。论文针对传统的电表系统具有抗干扰能力差、计量不精确、人工抄表费时费力、功能单一等缺点,提出了一套基于以太网传输的三相电量采集系统。该系统采用电能计量芯片CS5460A负责采集电量,AT89S53单片机作为数据处理的核心部件,通过SPI总线传送电流、电压、有功、无功等实时测量值,并用以太网控制器ENC28J60,实现以太网通信,配合上位机显示,对电能进行集中管理。 本系统采用电子计量芯片代替传统的机械脉冲式电能表,并结合用电特性,使得电能计量精度大大提高,电量统计也更加精确。电能表输出的脉冲信号经过网络模块的统计换算之后,通过以太网传输给管理计算机,使得传输距离大大增加。用电量信息经过统计计算存入数据库,可以生成一个用户用电报表并可打印出来,这样可有效的把电能计量、收费管理、用电过程管理等功能集于一体。采用以太网总线控制,不仅减少了布线的成本和难度,且利于数据在局域网内的共享。 本文首先对当前电子式电能表的发展情况、技术特点作了一个简单的概述。其次阐述了系统的硬件电路设计及系统软件设计,并对以太网通信的重要依据-TCP/IP协议作了全面的分析,介绍了TCP/IP协议的四个协议层:链路层、网络层、传输层和应用层及其具体实现方法,精简了TCP/IP协议。最后简单介绍了上位机上的管理软件设计。

    标签: 以太网 三相电能表

    上传时间: 2013-06-09

    上传用户:youth25

  • 基于FPGA的SATAⅡ协议研究与实现.rar

    现代的计算机追求的是更快的速度、更高的数据完整性和灵活性。无论从物理性能,还是从电气性能来看,现今的并行总线都已出现了某些局限,无法提供更高的数据传输率。而SATA以其传输速率快、支持热插拔、可靠的数据传输等特点,得到各行业越来越多的支持。 目前市场上的SATA IP CORE都是面向IC设计的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上实现SATAⅡ协议,对SATA技术的推广、国内逻辑IP核的发展都有一定的意义。 本文将SATAⅡ协议的FPGA实现划分成物理层、链路层、传输层和应用层四个模块。提出了物理层串行收/发器设计以及物理链路初始化方案。分析了链路层模块结构,给出了作为SATAⅡ链路层核心的状态机的设计。为满足SATAⅡ协议3.0Gbps的速率,采用扩大数据处理位宽的方法,设计完成了链路层的16b/20b编码模块,同时为提高数据传输可靠性和信号的稳定性,分别实现了链路层CRC校验模块和并行扰码模块。在描述协议传输层的模块结构的基础上,给出了作为传输层核心的状态机的设计,并以DMA DATA OUT命令的操作为例介绍了FIS在传输层中的处理过程。完成了命令层协议状态机的设计,并实现了SATAⅡ新增功能NCQ技术,从而使得数据传输更加有效。最后为使本设计应用更加广泛,设计了基于AHB总线的用户接口。 本设计采用Verilog HDL语言对需要实现的电路进行描述,并使用Modelsim软件仿真。仿真结果表明,本文设计的逻辑电路可靠稳定,与SATAⅡ协议定义功能一致。

    标签: FPGA SATA 协议研究

    上传时间: 2013-06-16

    上传用户:cccole0605