项目的研究内容是对硅微谐振式加速度计的数据采集电路开展研究工作。硅微谐振式加速度计敏感结构输出的是两路差分的频率信号,因此硅微谐振式加速度计数据采集电路完成的主要任务是测出两路频率信号的差值。测量要求是:实现10ms内对中心谐振频率为20kHz、标度因数为100Hz/g、量程为±50g、分辨率为1mg的硅微谐振式加速度计输出的频率信号的测量,等效测量误差为±1mg。电路的控制核心为单片机,具有串行接口以便将测量结果传送给PC机从而分析、保存测量结果。\\r\\n按研究内容设计了软硬件。软件采用多周期同步法
上传时间: 2013-08-11
上传用户:csgcd001
LPC2378 + CPLD7256数据读取,很好的资料,千万不要错过
上传时间: 2013-08-11
上传用户:cicizoe
FPGA自FX2 slavefifo中读取数据,写入至SRAM
上传时间: 2013-08-12
上传用户:huang111
CPLD在断路器在线监测数据采集系统中的应用研究
上传时间: 2013-08-13
上传用户:wuyuying
ARM处理器和FPGA在数据传输中的应用与研究
上传时间: 2013-08-15
上传用户:我干你啊
用verilog实现的串口收发数据程序,已经调试通过
上传时间: 2013-08-21
上传用户:lixinxiang
大容量FPGA数据的EEPROM串行加载
上传时间: 2013-08-23
上传用户:GeekyGeek
用于FPGA向DSP传送数据的接口,在硬件上实现需要FPGA的IO口与DSP的地址数据线互连
上传时间: 2013-08-24
上传用户:hongmo
MIL-STD一1553B是一种集中控制式、时分指令/响应型多路串行数据总线标\r\n准,具有高可靠性和灵活性,已经成为现代航空机载系统设备互联的最有效的解\r\n决方案,广泛的应用于飞机、舰船、坦克等武器平台上,并且越来越多的应用到\r\n民用领域。完成1553B总线数据传输功能的关键部件是总线接口芯片11][41。\r\n在对M几STD一1553B数据总线协议进行研究后,参考国外一些芯片的功能结\r\n构,结合EDA技术,本论文提出了基于FPGA的1553B总线接口芯片的设计方案。\r\n在介绍了总线
上传时间: 2013-08-26
上传用户:manlian
FPGA输出数据的时频域分析GUI界面,\r\n可观察信号的时域频域波形,星座图眼图等特性
上传时间: 2013-08-27
上传用户:ommshaggar