本单片机设计的数字频率计 能够准确测量频率为1HZ-15MHZ,适用为方波,三角波及正弦波,可在人为的 用拨位开关在测量周期,频率及占空比之间转换,频率精度为1HZ,周期精度为 0.1微秒,占空比计时精度为0.1微秒。
标签: MHZ HZ 15 单片机设计
上传时间: 2015-09-03
上传用户:13517191407
基于FPGA的数字频率计,超大范围测量,误差非常之小,内含详细程序
标签: FPGA 数字频率计
上传时间: 2014-01-22
上传用户:chens000
介绍了pic16c54弹片机设计的数字频率计的原理和技巧,给出了主题硬件结构及关键软件的设计
标签: pic 16c c54 16
上传时间: 2014-01-08
上传用户:mpquest
FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波,方波,三角波,斜波,以及四种波形的任意两种的叠加,以及四种波形的叠加;通过控制频率控制字C的大小,以控制输出波形频率,实现1Hz的微调;通过地址变换实现波形相位256级可调;通过DAC0832使波形幅值256级可调;通过FPGA内部RAM实现波形存储回放;并实现了每秒100HZ扫频。
标签: VERILOG FPGA 语言编程 查找表
上传时间: 2015-09-27
上传用户:songrui
简易数字频率计,数码管显示,VHDL语言
标签: 数字频率计
上传时间: 2013-12-12
上传用户:Thuan
数字频率计控制程序,供大家学习参考,使用时根据自己的系统修改.
标签: 数字频率计 控制 家 修改
上传时间: 2014-07-08
上传用户:hj_18
在MS-51单片机平台下开发的一个数字频率计.
标签: MS 51 单片机 数字频率计
上传时间: 2013-12-27
上传用户:2404
做数字频率计的,满足一般的需要,并有仿真结果
上传时间: 2013-12-10
上传用户:520
一个有效位为4位的十进制的数字频率计,VHDL语言编写,已在硬件实验箱上实验通过。
标签: VHDL 十进制 数字频率计 语言
上传时间: 2013-12-22
上传用户:weixiao99
摘要:介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理,并在此基础上给出了基于CPLD的各模块设计方法及其VHDL源程序
标签: CPLD DDS 可编程逻辑器件 三相
上传时间: 2015-10-28
上传用户:wqxstar