虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字电子时钟

  • 新型电子电路应用指南

    ·新型电子电路应用指南 电源电路.pdf新型电子电路应用指南 实用电子测量技术.pdf新型电子电路应用指南 数字逻辑电路.pdf新型电子电路应用指南 信号放大电路.pdf

    标签: 电子电路 应用指南

    上传时间: 2013-07-27

    上传用户:万有引力

  • VerilogHDL数字系统设计及其应用

    · 本书系统地介绍了一种在专用集成电路设计领域具有广泛应用前景的硬件描述语言——Verilog HDL语言。利用Verilog HDL语言设计数字逻辑电路和数字系统的新方法,是电子电路设计方法的一次革命性的变化,也是21世纪的电子工程师所必须掌握的专门知识。    本书共分12章。第1章对硬件描述语言进行了概述,并给出了EDA的典型设计流程与有关硬件

    标签: VerilogHDL 数字系统设计

    上传时间: 2013-07-14

    上传用户:qazxsw

  • 电子电路集锦

    在电子制作和设计,经常会用到不同参数的电感线圈,这些线圈的电感量不像电阻那么 容易测量,有些数字万用表虽有电感测量挡,但测量范围很有限。该电路以谐振方法测量电 感值,测量下限可达10nH,测量范围很宽,能满足正常情况下的电感量测量,电路结构简 单,工作可靠稳定,适合于爱好者制作。

    标签: 电子电路 集锦

    上传时间: 2013-06-01

    上传用户:william345

  • 数字信号处理的FPGA实现

    本书比较全面地阐述了fpga在数字信号处理中的应用问题。 数字信号处理的FPGA实现 本书共分8章,主要内容包括典型fpga器件的介绍、vhdl硬件描述语言、fpga设计中常用软件简介、用fpga实现数字信号处理的数据规划、多种结构类型的fir数字滤波器的fpga实现、不同结构fft的fpga实现、数字正交下变频的fpga实现、cordic和dds的fpga实现等。本书紧密贴合工程实践,以一个fpga设计开发人员的切身体会去叙述每一个应用实例,以一个fpga教学工作者的实践经验去梳理和组织繁杂的知识点。    本书可作为高等院校通信、数字信号处理、电子工程等专业的本科生教材,也可供相关专业的研究生和从事雷达、电子侦察、通信等工作的技术人员参考。

    标签: FPGA 数字信号处理

    上传时间: 2013-06-04

    上传用户:y562413679

  • 05年全国电子设计大赛的获奖作品完整论文

    ·详细说明:搜集了几个05年全国电子设计大赛的获奖作品完整论文,有助于大家更好的学习.文件列表:   数控直流电流源(电子设计大赛论文).doc  电子设计大赛.doc  简易数字显示交流毫伏表.doc  简易超市收银机.doc

    标签: 全国电子 设计大赛 论文

    上传时间: 2013-06-09

    上传用户:cjf0304

  • 全国电子设计竞赛培训系列教程

    参加全国电子设计大赛必看的书籍,介绍数字系统与自动控制系统的设计

    标签: 全国电子 设计竞赛 教程

    上传时间: 2013-05-21

    上传用户:guobing123

  • 基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计

    基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序

    标签: FPGA VHDL 数字频率计 硬件描述语言

    上传时间: 2013-08-06

    上传用户:taozhihua1314

  • 电子计数器测量频率

    在电子技术中,频率是最基本的参数之一,又与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。在本次毕业设计中我们选择使用单片机来制作数字频率计,并在实际制作中采用了直接测频法。利用延时产生的时基门控信号来控制闸门,通过在单位时间内计数器记录下的脉冲个数计算出输入信号的频率,最终送入LCD中显示。这样制作出来的频率计不仅可以满足设计题目的参数要

    标签: 电子计数器 测量 频率

    上传时间: 2013-08-09

    上传用户:jiangfire

  • 常用数字逻辑功能都在CPLD器件上用VHDL语言实现

    利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点

    标签: CPLD VHDL 数字逻辑 器件

    上传时间: 2013-08-11

    上传用户:hn891122

  • 计PLD/FPGA时通常采用几种时钟类型

    无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上\r\n述四种时钟类型的任意组合。

    标签: FPGA PLD 时钟

    上传时间: 2013-09-04

    上传用户:yelong0614