虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字影像

  • 数字常规调幅解调器的DSP算法及实现

    文中基于带通信号的低通等效原理,采用数字希尔伯特滤波器实现了数字包络检波器,并在CCS中实现了软件调试。其中,通过使用LinkforCCS和DSP的函数库DSPLIB缩短了程序的开发时间,提高了算法的实现效率。

    标签: DSP 数字 调幅解调器 算法

    上传时间: 2013-10-09

    上传用户:gaoqinwu

  • 基于DSP的单相Boost型数字PFC控制技术

    为了减少电力电子装置对电网引起的谐波污染,在变频器接入电网之前加入PFC电路是一种趋势。讨论了基于TMS320LF2407的全数字控制的单相PFC电路的工作原理,并由此得到了主电路参数的选取原则;建立了单相Boost型数字PFC的小信号动态模型,并分析了基于该模型的数字控制设计方法,给出了设计软件流程;最后搭建了一台样机,在实际电路中实现了数字控制的单相PFC,并得到了较好的实验结果。

    标签: Boost DSP PFC 单相

    上传时间: 2014-12-28

    上传用户:zhangyi99104144

  • 基于DSP Builder数字信号处理器的FPGA设计

    针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP Builder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ设计流程,设计了一个12阶FIR 低通数字滤波器,通过Quartus 时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明,所设计的FIR 滤波器功能正确,性能良好。 Abstract:  Aiming at the problems in designing DSP using HDL,a method of designing DSP based on FPGA which using DSP Builder as designed tool is pointed out.A 12-order low-pass FIR digital filter was designed according to the process of Matlab/Simulink/DSP Builder/QuartusⅡ, and the design was verified by the timing simulation based on QuartusⅡand practical test based on SignalTapⅡ. The result shows the designed filter is correct in function and good in performance.

    标签: Builder FPGA DSP 数字信号处理器

    上传时间: 2013-11-17

    上传用户:lo25643

  • 基于DSP56F803的数字低中频软件电台的设计

    采用面向控制的Motorola DSP控制器DSP56F803,构建了一种廉价而实用的数字低中频软件电台,实现了该电台在AM、FM、SSB和FSK 4种调制方式下的互通.详细阐述了DSP56F803在构建软件电台中的设计思路和应用技巧,并给出了具体的软硬件方案.

    标签: F803 DSP 56F 803

    上传时间: 2013-10-24

    上传用户:libinxny

  • 数字陷波器的设计

    陷波器是无限冲击响应(IIR)数字滤波器,该滤波器可以用以下常系数线性差分方程表示:ΣΣ==−−−=MiNiiiinybinxany01)()()( (1)式中: x(n)和y(n)分别为输人和输出信号序列;和为滤波器系数。 iaib对式(1)两边进行z变换,得到数字滤波器的传递函数为: ΠΠΣΣ===−=−−−==NiiMiiNiiiMiiipzzzzbzazH1100)()()( (2)式中:和分别为传递函数的零点和极点。 izip由传递函数的零点和极点可以大致绘出频率响应图。在零点处,频率响应出现极小值;在极点处,频率响应出现极大值。因此可以根据所需频率响应配置零点和极点,然后反向设计带陷数字滤波器。考虑一种特殊情况,若零点在第1象限单位圆上,极点在单位圆内靠近零点的径向上。为了防止滤波器系数出现复数,必须在z平面第4象限对称位置配置相应的共轭零点、共轭极点。 izip∗iz∗ip这样零点、极点配置的滤波器称为单一频率陷波器,在频率ωo处出现凹陷。而把极点设置在零的的径向上距圆点的距离为l-μ处,陷波器的传递函数为: ))1()()1(())(()(2121zzzzzzzzzHμμ−−−−−−= (3)式(3)中μ越小,极点越靠近单位圆,则频率响应曲线凹陷越深,凹陷的宽度也越窄。当需要消除窄带干扰而不能对其他频率有衰减时,陷波器是一种去除窄带干扰的理想数字滤波器。当要对几个频率同时进行带陷滤波时,可以按(2)式把几个单独频率的带陷滤波器(3)式串接在一起。一个例子:设有一个输入,它

    标签: 数字 陷波器

    上传时间: 2013-10-18

    上传用户:uuuuuuu

  • 用双线性变换法实现IIR数字滤波器

    双线性变换的频率对应关系双线性变换法虽然避免了“频率混叠效应”,但出现了模拟频率与数字频率为一种非线性的关系情形。即:可见:模拟滤波器与数字滤波器的响应在对应的频率关系上发生了“畸变”,也造成了相位的非线性变化,这是双线性变换法的主要缺点。具体而言,在上刻度为均匀的频率点映射到上时变成了非均匀的点,而且随频率增加越来越密。 双线性变换法除了不能用于线性相位滤波器设计外,仍然是应用最为广泛的设计IIR数字滤波器的方法。

    标签: IIR 双线性变换 数字滤波器

    上传时间: 2013-10-12

    上传用户:aysyzxzm

  • 一阶IIR数字滤波器时域滤波效果模拟

    一阶IIR数字滤波器时域滤波效果模拟tzl1963摘要- 供初学如何设计实际的数字滤波器参考。一,基本概念FIR Filter-有限长单位脉冲响应滤波器,传递函数:Σ−=−=10)()(NnnznhzH ; (1))(nh是一个有限长序列。IIR Filter-无限长单位脉冲响应滤波器,传递函数: ΣΣ=−=−−=NiiNiizbzazH01011)( ; (2)二,冲激响应不变法设模拟滤波器的冲激响应是h,取样周期是T,则它的取样冲击响应是。又设数字滤波器的冲击响应是。如果让 )(tA)(n)(nThAh)(nh= (3) )(nThA这就是冲激响应不变法,物理概念就是让数字滤波器的冲激响应等于对应的模拟滤波器冲激响应的抽样函数。模拟滤波器的传递函数是它的冲激函数的拉氏变换,数字滤波器的传递函数的它的冲激函数的z变换。

    标签: IIR 数字滤波器 时域 滤波

    上传时间: 2013-11-20

    上传用户:gaome

  • quartus ii 数字钟设计

    quartus ii 数字钟设计 东南大学大二电路实验验收资料

    标签: quartus ii 数字钟设计

    上传时间: 2013-10-14

    上传用户:diets

  • 基于FPGA数字电压表的设计报告

    基于FPGA数字电压表的设计   EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪60年代中期从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。 EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言VHDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。本电压表的电路设计正是用VHDL语言完成的 。此次设计采用的是Altera公司 的Quartus II 7.0软件。本次设计的参考电压为2.5V,精度为0.01V。此电压表的设计特点为通过软件编程下载到硬件实现,设计周期短,开发效率高。

    标签: FPGA 数字电压表 报告

    上传时间: 2013-11-24

    上传用户:无聊来刷下

  • FPGA数字存储扫频仪(源代码+电路图+PCB图)

      频率特征测试仪是用来测量电路传输特性和阻抗特性的仪器,简称扫频仪。扫频信号源是扫频仪的主要功能部件,作用是产生测量用的正弦扫频信号,其 扫频范围可调,输出信号幅度等幅。本设计采用DDS(数字频率合成技术)产生扫频信号,以Xilinx FPGA为控制核心,通过A/D和D/A等接口电路,实现扫频信号频率的步进调整、幅度与相位的测量,创新的使用了计算机软件作为仪器面板来显示被测网络 幅频特性与相频特性,并且测试结果可保存到各种存储介质中。

    标签: FPGA PCB 数字存储 扫频仪

    上传时间: 2013-10-19

    上传用户:xiaoxiang