基于FPGA的直接数字合成器的设计与分析的代码程序,代码格式为VHDL
上传时间: 2013-09-02
上传用户:ifree2016
FPGA数字钟的设计,用VHDL语言编程,max+plus仿真,可在实际电路中验证
标签: 数字
上传时间: 2013-09-02
上传用户:packlj
数字设计——CPLD应用与VHDL源文件,很不错的,希望能对大家有用
上传时间: 2013-09-03
上传用户:wkchong
CPLD数字电路设计硬件描述语言一例+一本经典教材,入门专用
上传时间: 2013-09-04
上传用户:as275944189
在EDA中,基于数字频率合成器的FPGA实现
上传时间: 2013-09-04
上传用户:hanli8870
基于ARM平台的等精度数字显示频率计的设计,已通过测试
上传时间: 2013-09-04
上传用户:谁偷了我的麦兜
数字滤波器的FPGA实现,verilogHDL
标签: verilogHDL FPGA 数字滤波器
上传时间: 2013-09-05
上传用户:雨出惊人love
本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值。
标签: ispDesignExpert System EDA 系统软件
上传时间: 2013-09-05
上传用户:文993
CPLD/FPGA是目前诮用最为广泛的两种可编程专用集成电路(ASIC),特别适合于产品的样品开发与小批量生产。本书从现代电子系统设计的角度出发,以全球著名的可编程逻辑器件供应商Xilinx公司的产品为背景,系统全面地介绍该公司的CPLD/FPGA产品的结构原理、性能特点、设计方法以及相应的EDA工具软件,重点介绍CPLD/FPGA在数字系统设计、数字通信与数字信号处理等领域中的应用。\r\n 本书内容新颖、技术先进、由浅入深,既有关于大规模可编辑逻辑器件的系统论述,又有丰富的设计应用实例。对于从事各类
上传时间: 2013-09-06
上传用户:Maple
用vhdl编写的基于fpga的数字频率计程序算法
上传时间: 2013-09-07
上传用户:chfanjiang