虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字<b>信号控制</b>

  • 用C语言写的用于微新公司数字信号控制器30F6014的

    用C语言写的用于微新公司数字信号控制器30F6014的 ,用定时器1和定时器2控制发光二极管

    标签: 30F6014 C语言 数字信号 控制器

    上传时间: 2013-12-23

    上传用户:xymbian

  • 用C语言写的用于微新公司数字信号控制器30F6014的

    用C语言写的用于微新公司数字信号控制器30F6014的 ,无刷直流电机控制

    标签: 30F6014 C语言 数字信号 控制器

    上传时间: 2015-11-02

    上传用户:songrui

  • 用C语言写的用于微新公司数字信号控制器30F6014的

    用C语言写的用于微新公司数字信号控制器30F6014的 ,电机控制部分全部程序

    标签: 30F6014 C语言 数字信号 控制器

    上传时间: 2015-11-02

    上传用户:wff

  • 《MATLAB7.x数字信号处理》源代码。本书面向信号处理领域

    《MATLAB7.x数字信号处理》源代码。本书面向信号处理领域,在简要介绍信号处理基本概念的基础上,详细介绍了MATLAB工具箱函数及其使用,内容涵盖了MATLAB使用基础、高级编程和重要领域的应用。在结构安排上,本书立足于信号处理各个具体领域,并结合信息处理工具箱,以大量的程序访真为依托,讲解了MATLAB在信号处理中的具体应用。 本书结构合理,内容全面,图文并茂,实例丰富,适用面广,适合信号处理、自动控制、机械电子、自动化、电力电气、通信工程等专业的本科生、研究生、教师和科技工作者阅读。可作为数学信号处理课程的参考书,对涉及数字信号处理的各大院校师生具有重要的参考价值和实用价值。

    标签: MATLAB 数字信号处理 信号处理 源代码

    上传时间: 2014-01-10

    上传用户:shus521

  • SD卡和AIC23数字音频输出实验, FreeDev Audio Dsp Board采用了TI公司的TVL320AIC23 1、控制接口使用I2C

    SD卡和AIC23数字音频输出实验, FreeDev Audio Dsp Board采用了TI公司的TVL320AIC23 1、控制接口使用I2C,Quartus中将CS置低(器件地址0011010)。 2、数字音频接口使用了组件FreeDev_aic23,有三种测试和应用 模式,中断结合DMA方式能在NIOS II中采集和发送数据。中断信号 产生于模块中FIFO缓冲区的半满信号,读取数据端口自动清除中断 请求信号。 3、I2C IP 和FreeDev_aic23 IP分别在Quartus 工程目录中 4、SD卡读写通过SD_DAT0、SD_CLK、SD_CMD三个PIO信号线用软件 控制时序。 5、该范例读SD卡数据,通过DMA将Buffer数据送到FreeDev_aic23的 FIFO中实现数据播放。 6、SD卡中的数据必须是以48K*16bit保存的采样数据。数据可以通过SD读卡器写入。

    标签: AIC FreeDev Audio Board

    上传时间: 2013-12-09

    上传用户:aix008

  • 使用DVCC实验系统中的并行接口芯片8255A的B口作输入口

    使用DVCC实验系统中的并行接口芯片8255A的B口作输入口,使工作于方式1,将PB0~PB7连接到手动开关K1~K8,将手动脉冲信号SP作为8255B口的选通信号,连接到PC2。将B品工作于方式1时的中断请求信号(PC0)连接到8255A的IR3,8255A的片选信号无需连接(系统已连接好)。8259A的CS连接地址译码输出端Y6,8259A的端口地址为60H、61H

    标签: 8255A DVCC 实验系统 并行接口

    上传时间: 2013-12-28

    上传用户:xinyuzhiqiwuwu

  • 第一章 数字信号处理、计算、程序、算法和硬线逻辑的基本概念 第二章 Verilog HDL设计方法概述 第三章 Verilog HDL的基本语法 第四章 不同抽象级别的Verilog HDL模型

    第一章 数字信号处理、计算、程序、算法和硬线逻辑的基本概念 第二章 Verilog HDL设计方法概述 第三章 Verilog HDL的基本语法 第四章 不同抽象级别的Verilog HDL模型 第五章 基本运算逻辑和它们的Verilog HDL模型 第六章 运算和数据流动控制逻辑 第七章 有限状态机和可综合风格的Verilog HDL

    标签: Verilog HDL 数字信号处理 基本概念

    上传时间: 2016-02-08

    上传用户:ardager

  • 1) A道和B道上均有车辆要求通过时

    1) A道和B道上均有车辆要求通过时,A、B道轮流放行。A道放行5分钟(调试时改为5秒钟),B道放行4分钟(调试时改为4秒钟)。 2) 一道有车而另一道无车(实验时用开关K0和K1控制),交通灯控制系统能立即让有车道放行。 3) 有紧急车辆要求通过时,系统要能禁止普通车辆通行,A、B道均为红灯,紧急车由K2开关模拟。 4) 绿灯转换为红灯时黄灯亮1秒钟。

    标签:

    上传时间: 2013-12-19

    上传用户:daguda

  • 增强型直接内存存取(EDMA)是数字信号处理器(DSP)中用于快速数据交换的重要技术

    增强型直接内存存取(EDMA)是数字信号处理器(DSP)中用于快速数据交换的重要技术,具有独立于CPU的后台批量数据传输的能力,能够满足实时图像处理中高速数据传输的要求。以TI公司的TMS320DM642型DSP为例,介绍EDMA控制器的特点。结合实例给出EDMA在图像数据实时传输中的具体控制和实现方法。

    标签: EDMA DSP 增强型 内存

    上传时间: 2016-03-16

    上传用户:zxc23456789

  • DFT(Discrete Fourier Transformation)是数字信号分析与处理如图形、语音及图像等领域的重要变换工具

    DFT(Discrete Fourier Transformation)是数字信号分析与处理如图形、语音及图像等领域的重要变换工具,直接计算DFT的计算量与变换区间长度N的平方成正比。当N较大时,因计算量太大,直接用DFT算法进行谱分析和信号的实时处理是不切实际的。快速傅立叶变换(Fast Fourier Transformation,简称FFT)使DFT运算效率提高1~2个数量级。其原因是当N较大时,对DFT进行了基4和基2分解运算。FFT算法除了必需的数据存储器ram和旋转因子rom外,仍需较复杂的运算和控制电路单元,即使现在,实现长点数的FFT仍然是很困难。本文提出的FFT实现算法是基于FPGA之上的,算法完成对一个序列的FFT计算,完全由脉冲触发,外部只输入一脉冲头和输入数据,便可以得到该脉冲头作为起始标志的N点FFT输出结果。由于使用了双ram,该算法是流型(Pipelined)的,可以连续计算N点复数输入FFT,即输入可以是分段N点连续复数数据流。采用DIF(Decimation In Frequency)-FFT和DIT(Decimation In Time)-FFT对于算法本身来说是无关紧要的,因为两种情况下只是存储器的读写地址有所变动而已,不影响算法的结构和流程,也不会对算法复杂度有何影响。

    标签: Transformation Discrete Fourier DFT

    上传时间: 2016-04-12

    上传用户:lx9076