针对高速数字信号处理的要求,提出用FPGA 实现基- 4FFT 算法,并对其整体结构、蝶形单\\\\\\\\r\\\\\\\\n元进行了分析. 采用蝶算单元输入并行结构和同址运算,能同时提供蝶形运算所需的4 个操作\\\\\\\\r\\\\\\\\n数,具有最大的数据并行性,能提高处理速度 按照旋转因子存放规则,蝶形运算所需的3 个旋转\\\\\\\\r\\\\\\\\n因子地址相同,且寻址方式简单 输出采取与输入相似的存储器 运算单元同时采用3 个乘法的\\\\\\\\r\\\\\\\\n复数运算算法来
上传时间: 2013-08-08
上传用户:gxrui1991
用FPGA設計数字系统,2007年上海FPGA研修班王巍老师讲义
上传时间: 2013-08-16
上传用户:duoshen1989
FPGA可促進嵌入式系統設計改善即時應用性能,台湾人写的,关于FPGA应用的技术文章
上传时间: 2013-08-20
上传用户:liuwei6419
FPGA将从CY7C68013读到的数写入SRAM
上传时间: 2013-08-29
上传用户:lijianyu172
自己课程设计写的程序,用FPGA控制ADC0809的转换时序来完成模/数转换,然后将转换完的数字信号传递给0832
上传时间: 2013-08-30
上传用户:小宝爱考拉
FPGA读SRAM中的数再传给CY7C68013
上传时间: 2013-08-30
上传用户:15070202241
本设计要实现一个具有预置数的数字钟的设计,具体要求如下:\r\n1. 正确显示年、月、日 \r\n2. 正确显示时、分、秒 \r\n3. 具有校时,整点报时和秒表功能 \r\n4. 进行系统模拟仿真和下载编程实验,验证系统的正确性 \r\n
上传时间: 2013-09-01
上传用户:ysjing
DAC0832数模转换进单片机(中断),C51下的Proteus仿真及C源程序,非常适合初学单片机的新手们学习
上传时间: 2013-09-24
上传用户:1583060504
genesis9.0算号器提供genesis算号器使用视频。安装文件一定要放在小写英文路径下,中文不行,有大写字母的英文也不行。1.算号器的只是算gnd的号,要算get的号,需要参考算号器的步骤。注意选择破解有效时间。2.7天过期,30天过期,永不过期等。注意要用自己机器识别号去算,在get运行弹出来的序号对话框里,有机器识别号。3.安装完成,启动时,填写进入用户名和密码时,一定不能用鼠标。直接用回车键,否则失效。密码框内的密码不可见,输完直接回车,即可进入genesis界面。
上传时间: 2014-12-23
上传用户:swaylong
高数下册期末试题
上传时间: 2013-12-19
上传用户:sglccwk