虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

操作说明

  • EDA100B-III型电子设计自动化实验装置操作与技术手册

    EDA100B-III型电子设计自动化实验装置操作与技术手册,内涵说明

    标签: B-III EDA 100 电子设计自动化

    上传时间: 2017-07-30

    上传用户:wangzhen1990

  • JTS拓扑结构程序组是一个通过使用明确的精度模型和健壮的几何算法来执行空间数据操作的Java应用编程孔。JTS是用来对可以支持空间数据集的确认、处理、综合及质疑的应用程序进行改善。这篇文献就是对在JT

    JTS拓扑结构程序组是一个通过使用明确的精度模型和健壮的几何算法来执行空间数据操作的Java应用编程孔。JTS是用来对可以支持空间数据集的确认、处理、综合及质疑的应用程序进行改善。这篇文献就是对在JTS拓扑程序组中执行的类、方法与算法进行说明

    标签: JTS Java 空间数据 拓扑结构

    上传时间: 2013-12-22

    上传用户:aysyzxzm

  • 宏晶STC12C5A60S2系列单片机的操作手册

    宏晶STC12C5A60S2系列单片机的操作手册,带有各个模块的硬件说明和实例程序

    标签: STC 12C A60 60S

    上传时间: 2017-08-24

    上传用户:haoxiyizhong

  • 宏晶STC12C5410AD系列单片机的操作手册

    宏晶STC12C5410AD系列单片机的操作手册,带有各个模块的硬件说明和实例程序

    标签: C5410 5410 STC 12C

    上传时间: 2013-12-21

    上传用户:yxgi5

  • 详细说明: —增加— 增加员工的基本信息、培训信息、奖罚信息、薪资信息 —删除— 可根据员工的编号及姓名等资料的删除 —修改— 用户可以对员工的姓名和编号、进行修改。 —查询—

    详细说明: —增加— 增加员工的基本信息、培训信息、奖罚信息、薪资信息 —删除— 可根据员工的编号及姓名等资料的删除 —修改— 用户可以对员工的姓名和编号、进行修改。 —查询— 用户可以根据姓名、编号,准确的查到要找的员工,也可以选择部门,查看选中的部门的所有员工。 —辅助— 可以调用单独制作的计算器进行数字计算,节省操作时间

    标签: 删除 修改 用户 查询

    上传时间: 2017-09-01

    上传用户:Breathe0125

  • 内容摘要: LHD6000主板主芯片程序 ISD1730时序说明: 参考:void Send_1Byte(uchar ucData_s)和uchar Receive_1Byte(void)的说明.

    内容摘要: LHD6000主板主芯片程序 ISD1730时序说明: 参考:void Send_1Byte(uchar ucData_s)和uchar Receive_1Byte(void)的说明. 应先发"RESET"命令再发"PWR_UP"命令,后发"RESET"命令可能不正常工作. 1730最高地址只有0xFF,所以对指定地址的操作函数的参数使用了"unsigned char"类型, 17系列的其它型号可能才用得到"unsigned int",借用时注意,将对应注释掉的部分还原.!!

    标签: uchar Byte void ucData_s

    上传时间: 2017-09-11

    上传用户:zm7516678

  • MSP-TEST44X 学习板光盘资料及实验说明 本学习板是按照教育大纲

    MSP-TEST44X 学习板光盘资料及实验说明 本学习板是按照教育大纲,采纳国内外许多单片机实验仪的优点,保持了传统机的实验 项目,增加了以实用技术为主的许多实验。实验内容涉及到端口,时钟,FLASH 读写,看 门狗,硬件乘法器,TIMER_A_操作,TIMER_A ,ADC&bt&lcd,通讯操作(232,485, SPI),键盘操作(独立按键,行列按键),LED 显示,LCD 点阵操作,扩展 DATA FLASH 操作, EEPROM 共 14 个例程,采用 C 和汇编两种语言形式。学习版硬件平台以 MSP430F449 为核 心,使用了 MSP430F449 内部的绝大多数资源,配合 FET 仿真调试&编程工具,可方便的 实现开发,在线调试与编程下载。为了便于大家查找学习板的资料及便捷的观看实验指导书, 特作此说明。

    标签: MSP-TEST 44 光盘 实验

    上传时间: 2017-09-27

    上传用户:拔丝土豆

  • lmx200探地雷达操作手册

    lmx200探地雷达详细操作手册和使用说明

    标签: lmx 200 探地雷达 操作手册

    上传时间: 2021-10-08

    上传用户:oyyg

  • 基于JAVA的飞机订票系统软件源码+论文文档资料说明:

    基于JAVA的飞机订票系统软件源码+论文文档资料说明:《网上机票预订系统》本是在Internet环境下运行的,但根据课程需求在此我们先将它做为一个c/s程序。该项软件开发的意图是为了方便航空公司进行乘客预定票的管理,减少管理中出现的麻烦,它主要在某一航空公司内部进行使用,再加之这是一项独立的软件,全部内容自含,所以不会涉及到与其它系统、产品的联系和接口问题。 2.2 用户特点管理员(维护人员):熟练掌握Java语言。熟悉掌握 sql语句的使用。  普通用户:能够熟练地使用桌面程序,有一定的电脑基础。  2.3 假定和约束普通管理员,只能对库(航班库和客户库)中的信息进行查询操作;超级管理员,可以根据具体需要进行适当的数据管理(增、删、改、更)。客户只能对航班信息库中的内容进行查询操作,客户进入到页面之后在不进行登录的情况下只能进行航班信息查询操作,要预订机票就必须要先注册登录提交自己的基本信息;系统会根据管理员和客户的各种操作做出相应的返回信息进行提示。第三章 需求规定3.1系统功能需求本系统用于远程机票预订,包括远程航班信息查询、机票预订与确认等;主要分为四大功能:查询、订票、退票和管理。     管理员登录、注销 到系统并进行插入、删除、更新以及查看机票后台数据库操作插入:机票的插入可以按照航班号、班期、公司、座位号、起飞地以及抵达地等等插入数据库。      删除:机票可以按照航班号、起止城市、星期进行删除3.1.1客户端系统功能 1.普通用户: 查询:根据航班号、航空公司以及目的地查询出票类信息订票: 根据出发日期和第一航班号预订机票,机票类型分为单程和往返,一份订单可订多张机票 。 退票:要填写订单号、身份证、客户姓名以及航班信息等等。后台管理系统: 航班动态:可以根据出发城市、到达城市(或者是航班号)查看这个航班的最新动态 2.机场人员: 查询:根据航班号、航空公司以及目的地查询出票类信息订票: 根据出发日期和第一航班号预订机票,机票类型分为单程和往返,一份订单可订多张机票 。  退票:要填写订单号、身份证、客户姓名以及航班信息等等。后台管理系统: 销售统计:根据年份、月份统计总共买出的票数 后台管理:管理员可以根据总部要求去创建航班、取消航班、航班查询 下面以结构图来描述机票预定系统的软件总体结构 3.1.2 服务器端系统功能 查询:当有旅客查询机票时,接收其数据信息,并能返回查询结果 统计:对售出的机票作

    标签: java 飞机订票系统

    上传时间: 2021-11-12

    上传用户:

  • FPGA片内FIFO读写测试Verilog逻辑源码Quartus工程文件+文档说明 使用 FPGA

    FPGA片内FIFO读写测试Verilog逻辑源码Quartus工程文件+文档说明,使用 FPGA 内部的 FIFO 以及程序对该 FIFO 的数据读写操作。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ns / 1ps//////////////////////////////////////////////////////////////////////////////////module fifo_test( input clk,           //50MHz时钟 input rst_n              //复位信号,低电平有效 );//-----------------------------------------------------------localparam      W_IDLE      = 1;localparam      W_FIFO     = 2; localparam      R_IDLE      = 1;localparam      R_FIFO     = 2; reg[2:0]  write_state;reg[2:0]  next_write_state;reg[2:0]  read_state;reg[2:0]  next_read_state;reg[15:0] w_data;    //FIFO写数据wire      wr_en;    //FIFO写使能wire      rd_en;    //FIFO读使能wire[15:0] r_data; //FIFO读数据wire       full;  //FIFO满信号 wire       empty;  //FIFO空信号 wire[8:0]  rd_data_count;  wire[8:0]  wr_data_count;  ///产生FIFO写入的数据always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) write_state <= W_IDLE; else write_state <= next_write_state;endalways@(*)begin case(write_state) W_IDLE: if(empty == 1'b1)               //FIFO空, 开始写FIFO next_write_state <= W_FIFO; else next_write_state <= W_IDLE; W_FIFO: if(full == 1'b1)                //FIFO满 next_write_state <= W_IDLE; else next_write_state <= W_FIFO; default: next_write_state <= W_IDLE; endcaseendassign wr_en = (next_write_state == W_FIFO) ? 1'b1 : 1'b0; always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) w_data <= 16'd0; else    if (wr_en == 1'b1)     w_data <= w_data + 1'b1; else          w_data <= 16'd0; end///产生FIFO读的数据always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) read_state <= R_IDLE; else read_state <= next_read_state;endalways@(*)begin case(read_state) R_IDLE: if(full == 1'b1)               //FIFO满, 开始读FIFO next_read_state <= R_FIFO; else next_read_state <= R_IDLE; R_FIFO: if(empty == 1'b1)   

    标签: fpga fifo verilog quartus

    上传时间: 2021-12-19

    上传用户:20125101110