虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

接口处理

  • 基于Labview的USB接口上位机设计.

    基于LabVIEW的USB接口上位机设计一、数据传输USB模块1.1概述CH375是一个USB总线的通用接口芯片,支持USB-HOST主机方式和USB-DEVICE/SLAVE设备方式。在本地端,CH375具有8位数据总线和读、写、片选控制线以及中断输出,可以方便地挂接到单片机/DSP/MCU/MPU等控制器的系统总线上。在USB主机方式下,CH375还提供了串行通讯方式,通过串行输入、串行输出和中断输出与单片机/DSP/MCU/MPU等相连接。CH375的USB设备方式与CH372芯片完全兼容,CH375包含了CH372的全部功能本手册中没有提供CH375在USB设备方式下的说明,相关资料可以参考CH372手册CH372DS1.PDF,CH375的USB主机方式支持常用的USB全速备,外部单片机可以通过CH375按照相应的USB协议与USB设备通讯。CH375还内置了处理Mass-Storage海量存储设备的专用通讯协议的固件,外部单片机可以直接以扇区为基本单位读写常用的USB存储设备。

    标签: labview usb 接口 上位机

    上传时间: 2022-06-19

    上传用户:jason_vip1

  • 多通信接口的MBUS主站中继器的设计与实现

    人类进入21世纪以来,计算机科学技术、信息科学技术和自动化控制技术被广泛的应用于现场的工业生产中,而数据传输是工业生产的重要环节,数据传输的质量直接影响到生产效益。数据集中器被用在数据传输环节,传统的数据集中器由于功能单一、总线接口过少、无数据处理能力等缺点已逐渐跟不上时代发展,新型的数据传输系统的研究迫在眉睫。多通信接口的MBUS主站/中继器运用了欧洲仪表总线MBUS技术,代替传统的RS485总线技术,在数据传输方面有者极大优势。由于PROFIBUS总线、CAN总线、MBUS总线和以太网技术,它们技术成熟、稳定性能高、应用范围广,在工业生产的数据传输环节应用极为广泛,而嵌入式技术作为当今的新型技术的代表,也在生产实践中被广泛运用,所以多通信接口的M BUS主站/中继器将PROFIBUS,CAN总线技术、MBUS总线技术和以太网技术与嵌入式相结合,以NXP公司的LPC2387作为核心控制芯片,成功的实现了M BUS从节点的数据与PROFIBUS、CAN总线和以太网之间的数据双向传输。多通信接口的MBUS主站/中继器的下行接口采用的是MBUS总线技术,上行接口采用了Profibus.总线、CAN总线和以太网通信技术,考虑到多功能性,还设计了MBUS中继器接口,增加了MBUS从机的数据传输距离。多通信接口的MBUS主站/中继器的设计弥补了传统数据传输系统的不足,通过系统功能测试,多通信接口的MBUS主站/中继器符合实际使用要求,可以用于各种工业生产场合。

    标签: 接口 mbus 中继器

    上传时间: 2022-06-20

    上传用户:qingfengchizhu

  • GPIB接口总线控制芯片的研究与设计

    GPIB为PC机与可编程仪器之间的连接系统定义了电气、机械、功能和软件特性。在自动测试领域中,GPIB通用接口是测试仪器常用的接口方式,具有一定的优势。通过GPIB组建自动测试系统方便且费用低廉。而GPIB控制芯片是自动测试系统中的关键芯片。目前,此类芯片只有国外少数公司生产,不仅价格昂贵,而且购买不便。因此,GPIB接口芯片的国产化、自主化对我国的自动测试产业具有重大的意义。本文通过对IEEE-488协议的理解与裁减,定义了一款包含具有讲者,听者,控者三个功能的GPIB接口控制规范。采用标准数字IC设计流程,对协议状态机化简后,进行了RTL级的Verilog编码设计,基于FPGA进行了原型验证。根据需要,对芯片的内部进行了时钟门控处理来降低功耗。采用芯片引脚复用和JTAG测试原理,对芯片内部增加了测试电路,方便了内部状态的测试,实现了可测试性设计。该芯片的工作时钟频率为8MHz,通过Synopsys的工具DC对源代码进行了综合;使用PT对设计进行了静态时序分析;采用Cadence公司的Silicon Ensemble对综合后的网表进行了版图设计,对芯片内部的电源网络和时钟树做了特殊处理,在国外的某5V0.5/m标准数字单元库下进行了mapping,芯片规模10万门左右,裸片面积为1.5mm×1.7mm。

    标签: gpib 接口 总线控制芯片

    上传时间: 2022-06-25

    上传用户:zhaiyawei

  • 高分辨率实时图像处理系统的fpga设计及实现

    本课题给出了一种基于高速PCI总线、以FPGA为核心处理器和控制器的高分辨率实时图像处理系统,该系统可实现对高分辨率高帧率图像(1024*768@60HZ)的实时采集、处理以及输出。本文首先给出了高分辨率实时图像处理系统的系统方案,然后介绍了高分辨率实时图像处理卡的详细设计方案。本文的重点在于介绍高分辨率实时图像处理系统的FPGA控制逻辑设计,主要研究了该数字图像处理系统中影响系统实时处理速度的数据流控制技术,如PCI接口控制、FPGA与外部RAM的高速读写控制、图像的采集预处理,图像的输出控制等,本文还介绍了高分辨率实时图像处理卡的上位机应用程序设计与实现,本文的最后介绍了系统的调试及应用。验证结果表明,本文所设计的接口模块可以很好地应用在高分辨率实时图像处理系统中,采用这些接口模块,系统能有效完成上述的图像数据流控制功能。

    标签: 图像处理 fpga

    上传时间: 2022-07-27

    上传用户:

  • 高性能雷达信号处理系统硬件设计

    文章主要讨论了一种基于Xilinx FPGA及VPX(VITA46)架构的高性能雷达信号处理系统的设计方案,详细分析了系统指标与系统结构并全面论述了整个系统各部分的设计方案和硬件实现。系统包括高速信号采集/回放板卡、高速大容量数据存储板卡、高速信号处理板卡、高速信号交换板卡及高速系统背板等五类板卡。各类板卡通过高速VPX总线连接并被组装在雷达信号处理机箱内构成一套高扩展性、高性能的雷达信号处理系统。系统全采用Xilinx Virtex5FPGA高速现场可编程逻辑器件为主处理器及主控制器。信号采集/回放板使用基于FMC(VITA57)高速接口的子母板设计,提高了系统的灵活性和通用性;大容量数据存储板采用由高密度固态存储芯片Flash(闪存)组成的数据存储整列,提高了数据存储容量及存储带宽;信号处理板使用多片FPGA高效并行处理架构,提升系统运算能力及处理速率;同时系统采用FPGA高速串行口结合VPX总线架构并整合千兆以太网技术,加大了系统数据吞吐能力。关键词:XilinxFPGA,高性能,雷达信号处理系统,VPX

    标签: Xilinx FPGA 雷达信号处理系统

    上传时间: 2022-07-27

    上传用户:

  • Matlab应用程序接口用户指南

    Matlab应用程序接口用户指南

    标签: Matlab 应用程序 接口 用户

    上传时间: 2013-05-15

    上传用户:eeworm

  • 数字图像处理课程 北大计算所 PPT版

    数字图像处理课程 北大计算所 PPT版

    标签: 数字图像处理 计算

    上传时间: 2013-07-16

    上传用户:eeworm

  • LED视频显示屏实时处理与驱动技术

    LED视频显示屏实时处理与驱动技术

    标签: LED 视频 显示屏 实时处理

    上传时间: 2013-07-10

    上传用户:eeworm

  • 数字信号处理课件 PDF格式

    数字信号处理课件 PDF格式

    标签: 数字信号处理

    上传时间: 2013-04-15

    上传用户:eeworm

  • 微机原理及接口技术(省优课件) PPT版

    微机原理及接口技术(省优课件) PPT版

    标签: 微机原理 接口技术

    上传时间: 2013-05-23

    上传用户:eeworm