第一章 开关电源的基本工作原理 1-1.几种基本类型的开关电源 1-2.串联式开关电源 1-2-1.串联式开关电源的工作原理 1-2-2.串联式开关电源输出电压滤波电路 1-2-3.串联式开关电源储能滤波电感的计算 1-2-4.串联式开关电源储能滤波电容的计算 1-3.反转式串联开关电源 1-3-1.反转式串联开关电源的工作原理 1-3-2.反转式串联开关电源储能电感的计算 1-4-1.并联式开关电源的工作原理 1-4-2.并联式开关电源输出电压滤波电路 1-4-3.并联开关电源储能电感的计算 1-4-4.并联式开关电源储能滤波电容的计算 1-5.单激式变压器开关电源 1-5-1.单激式变压器开关电源的工作原理 1-6-1.正激式变压器开关电源工作原理 1-6.正激式变压器开关电源 1-6-2.正激式变压器开关电源的优缺点 1-6-3.正激式变压器开关电源电路参数的计算 1-7.反激式变压器开关电源 1-7-1.反激式变压器开关电源工作原理 1-7-2.开关电源电路的过渡过程 1-7-3.反激式变压器开关电源电路参数计算 1-7-4.反激式变压器开关电源的优缺点 1-8.双激式变压器开关电源 1-8-1.推挽式变压器开关电源的工作原理 1-8-2.半桥式变压器开关电源
上传时间: 2013-04-24
上传用户:damozhi
开关电源具有体积小、重量轻、效率高、发热量低、性能稳定等优点,广泛应用于电子整机与设备中,在以往的AC-DC电路中,由二极管组成的不可控整流器与电力网相接,为在电网中会产生大量的电流谐波和无功功率而污染电网,使得功率因数较低。为了提高AC-DC电路输入端的功率因数,采用了功率因数校正。 本文采用TMS320F2812实现开关电源的功率因数校正,分析了DSP实现功率因数校正的控制方法和具体实现,对于软件中参数的标么值实现进行了理论推导,为了使输出功率在输入电压变化的一定范围内保持不变,采用了前馈电压,对于数字PI调节环采用了抑制积分饱和的方法,以防止系统失控。 论文中通过对AC-DC整流电路和加入Boost功率因数校正后的电路进行了Matlab的仿真,通过输入电压和输入电流波形的比较,可以很容易地看到功率因数的提高。 在具体的电路实现中,采用霍尔元件检测输入电感电流、输入电压和输出电压,经过DSP的A/D采样后,在DSP内部经过程序计算,输出PWM波形驱动MOSFET的开通与关断,使输入电感电流波形与输入电压波形一致。 本文实现了系统仿真,给出了仿真波形,分析了硬件设计电路并完成了电路的局部仿真,软件编程方面给出了主程序和各个子程序的软件流程图,提出了以后研究的方向。
上传时间: 2013-06-17
上传用户:baobao9437
开关电源.rar 开关电源.rar 开关电源.rar
标签: 开关电源
上传时间: 2013-06-06
上传用户:boyaboy
开关稳压电源原理设计与实用电路 王水平 开关稳压电源原理设计与实用电路 王水平 开关稳压电源原理设计与实用电路 王水平 开关稳压电源原理设计与实用电路 王水平
上传时间: 2013-07-18
上传用户:ezgame
开关稳压电源 电子设计竞赛作品 开关稳压电源 电子设计竞赛,很详细。
上传时间: 2013-05-22
上传用户:515414293
LED日光灯管开关电源设计方案,宽电压输入。
上传时间: 2013-06-05
上传用户:lgnf
开关电源设计最全最完整资料。好东西,和大家共享!
上传时间: 2013-04-24
上传用户:wang5829
电力电子装置的控制技术随着电力电子技术的发展而愈来愈复杂。开关电源是现代电力电子设备中不可或缺的组成部分,其质量的优劣以及体积的大小直接影响电子设备整体性能。高频化、小型化、数字化是开关电源的发展方向。 在应用数字技术进行控制系统设计时,数字控制器的性能决定了控制系统的整体性能。数字化电力电子设备中的控制部分多以MCU/DSP为核心,以软件实现离散域的运算及控制。在很多高频应用的场合,目前常用的控制器(高性能单片机或DSP)的速度往往不能完全满足要求。FPGA具有设计灵活、集成度高、速度快、设计周期短等优点,与单片机和DSP相比,FPGA具有更高的处理速度。同时FPGA应用在数字化电力电子设备中,还可以大大简化控制系统结构,并可实现多种高速算法,具有较高的性价比。 依据FPGA的这些突出优点,本文将FPGA应用于直流开关电源控制器设计中,以实现开关电源数字化和高频化的要求。主要研究工作如下: 介绍了基于FPGA的DC/DC数字控制器中A/D采样控制、数字PI算法的实现;重点描述了采用混合PWM方法实现高分辨率、高精度数字PWM的设计方案,并对各模块进行了仿真测试;用FPGA开发板进行了一部分系统的仿真和实际结果的检测,验证了文中的分析结论,证实了可编程逻辑器件在直流开关电源控制器设计中的应用优势。
上传时间: 2013-07-23
上传用户:qulele
随着中国二代导航系统的建设,卫星导航的应用将普及到各个行业,具有自主知识产权的卫星导航接收机的研究与设计是该领域的一个研究热点。在接收机的设计中,对于成熟技术将利用ASIC芯片进行批量生产,该芯片是专用芯片,一旦制造成型不能改变。但是对于正在研究的接收机技术,特别是在需要利用接收机平台进行提高接收机性能研究时,利用FPGA通用可编程门阵列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,进行批量生产。本课题就是基于FPGA研究GPS并行捕获技术的硬件电路,着重进行了其中一个捕获通道的设计和实现。 GPS信号捕获时间是影响GPS接收机性能的一个关键因素,尤其是在高动态和实时性要求高的应用中或者对弱GPS信号的捕获方面。因此,本文在滑动相关法基础上引出了基于FFT的并行快速捕获方法,采用自顶向下的方法对系统进行总体功能划分和结构设计,并采用自底向上的方法对系统进行功能实现和验证。 本课题以Xilinx公司的Spartan3E开发板为硬件开发平台,以ISE9.2i为软件开发平台,采用Verilog HDL编程实现该系统。并利用Nemerix公司的GPS射频芯片NJ1006A设计制作了GPS中频信号产生平台。该平台可实时地输出采样频率为16.367MHz的GPS数字中频信号。 本课题主要是基于采样率变换和FFT实现对GPS C/A码的捕获。该算法利用平均采样的方法,将信号的采样率降低到1.024 MHz,在低采样率下利用成熟的1024点FFT IP核对C/A码进行粗捕,给出GPS信号的码相位(精度大约为1/4码片)和载波的多普勒频率,符合GPS后续跟踪的要求。 同时,由于FFT算法是以资源换取时间的方法来提高GPS捕获速度的,所以在设计时,合理地采用FPGA设计思想与技巧优化系统。基于实用性的要求,详细的给出了基于FFT的GPS并行捕获各个模块的实现原理、实现结构以及仿真结果。并达到降低系统硬件资源,能够快速、高效地实现对GPS C/A码捕获的要求。 本研究是导航研究所承担的国家863课题“利用多径信号提高GNSS接收机性能的新技术研究”中关于接收机信号捕获算法的一部分,对接收机的设计具有一定的参考价值。
上传时间: 2013-07-22
上传用户:user08x
UBoot源码分析及在S3C2440的移植过程
上传时间: 2013-04-24
上传用户:CETM008