虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

拖放

  • 基于改进SIFT算法的图像匹配方法研究

    SIFT算法具有旋转、平移、尺度缩放和亮度的变化保持不变性的优点,也有算法复杂、计算时间长的缺点。本文提出了以街区距离代替欧式距离的新方法,来提高SIFT特征匹配效率,缩短匹配时间,提高SIFT算法的实时性。实验结果表明,该方法在保持图像匹配率和算法鲁棒性的同时,可以减少运算时间。

    标签: SIFT 算法 图像匹配 方法研究

    上传时间: 2013-10-28

    上传用户:zhangzhenyu

  • 环路稳定性基础

    运放

    标签: 环路稳定性

    上传时间: 2013-11-05

    上传用户:lllliii

  • 电容性负载稳定性输出引脚补偿

    运放

    标签: 电容性 引脚 负载稳定性 补偿

    上传时间: 2013-10-27

    上传用户:laozhanshi111

  • 电容性负载稳定性:RISO、高增益及 CF、噪声增益

    运放

    标签: RISO 电容性 增益 噪声增益

    上传时间: 2013-11-12

    上传用户:qingdou

  • 史上最全的运放典型应用电路及分析

    二十种电路分析。

    标签: 运放 典型 应用电路

    上传时间: 2013-10-13

    上传用户:Yukiseop

  • 带有增益提高技术的高速CMOS运算放大器设计

    设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。

    标签: CMOS 增益提高 运算 放大器设计

    上传时间: 2014-12-23

    上传用户:jiiszha

  • ESD电热模拟分析

    静电放电(ESD)是造成大多数电子元器件或电路系统破坏的主要因素。因此,电子产品中必须加上ESD保护,提供ESD电流泄放路径。电路模拟可应用于设计和优化新型ESD保护电路,使ESD保护器件的设计不再停留于旧的设计模式。文中讨论了器件由ESD引起的热效应的失效机理及研究热效应所使用的模型。介绍用于ESD模拟的软件,并对一些相关模拟结果进行了分析比较。

    标签: ESD 电热 模拟分析

    上传时间: 2013-11-05

    上传用户:二十八号

  • 基于HVS的空域分块数字水印技术

     数字水印作为一种防护技术,在数字产品的保护认证方面越发显得重要,成为当前计算机领域研究的热点问题之一。提出了一种在空域采用分块重复嵌入水印信息和HVS相结合的水印技术。实验结果说明,分块技术在空域的使用提高了水印的嵌入强度和降低计算复杂度,该算法在抵抗旋转、裁剪、缩放方面等有较强能力;水印算法与HVS技术的有效性相结合,数字水印具有很好的掩蔽性。

    标签: HVS 分块 数字水印技术

    上传时间: 2013-10-23

    上传用户:qwerasdf

  • 第5章 放大电路的频率响应

    §5.1 频率响应概述 §5.2 晶体管的高频等效模型 §5.3 场效应管的高频等效模型 §5.4 单管放大电路的频率响应 §5.5 多级放大电路的频率响应 §5.6 集成运放的频率响应和频率补偿 §5.7 频率响应与阶跃响应

    标签: 放大电路 频率响应

    上传时间: 2013-11-12

    上传用户:CHENKAI

  • 第4章 集成运算放大电路

    §4.1 概述 §4.2 集成运放中的电流源电路 §4.3 集成运放电路简介 §4.4 集成运放的性能指标及低频等效电路 §4.5 集成运放的种类及选择 §4.6 集成运放的使用

    标签: 集成运算 放大电路

    上传时间: 2013-11-24

    上传用户:xuanchangri