虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

扫描系统

  • 基于FPGA的B型超声成像系统的设计与实现.rar

    便携式B型超声诊断仪具有无创伤、简便易行、相对价廉等优势,在临床中越来越得到广泛的应用。它将超声波技术、微电子技术、计算机技术、机械设计与制造及生物医学工程等技术融合在一起。开展该课题的研究对提高临床诊断能力和促进我国医疗事业的发展具有重要的意义。 便携式B型超声诊断仪由人机交互系统、探头、成像系统、显示系统构成。其基本工作过程是:首先人机交互系统接收到用户通过键盘或鼠标发出的命令,然后成像系统根据命令控制探头发射超声波,并对回波信号处理、合成图像,最后通过显示系统完成图像的显示。 成像系统作为便携式B型超声诊断仪的核心对图像质量有决定性影响,但以前研制的便携式B型超声诊断仪的成像系统在三个方面存在不足:第一、采用的是单片机控制步进电机,控制精度不高,导致成像系统采样不精确;第二、采用的数字扫描变换算法太粗糙,影响超声图像的分辨率;第三、它的CPU多采用的是51系列单片机,测量速度太慢,同时也不便于系统升级和扩展。 针对以上不足,提出了基于FPGA的B型超声成像系统解决方案,采用Altera公司的EP2C5Q208C8芯片实现了步进电机步距角的细分,使电机旋转更匀速,提高了采样精度;提出并采用DSTI-ULA算法(Uniform Ladder Algorithm based on Double Sample and Trilinear Interotation)在FPGA内实现数字扫描变换,提高了图像分辨率;人机交互系统采用S3C2410-AL作为CPU,改善了测量速度和系统的扩展性。 通过对系统硬件电路的设计、制作,软件的编写、调试,结果表明,本文所设计的便携式B型超声成像系统图像分辨率高、测量速度快、体积小、操作方便。本文所设计的便携式B型超声诊断仪可在野外作业和抢险(诸如地震、抗洪)中发挥作用,同时也可在乡村诊所中完成对相关疾病的诊断工作。

    标签: FPGA 超声成像

    上传时间: 2013-05-18

    上传用户:helmos

  • 基于JTAG和FPGA的嵌入式SOC验证系统研究与设计.rar

    随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。利用测试向量或通过真实目标系统产生激励,验证和测试芯片的逻辑功能。通过使用FPGA系统,可在ASIC设计的早期,验证芯片设计功能,支持硬件、软件及整个系统的并行开发,并能检查硬件和软件兼容性,同时还可在目标系统中同时测试系统中运行的实际软件。FPGA仿真的突出优点是速度快,能够实时仿真用户设计所需的对各种输入激励。由于一些SOC验证需要处理大量实时数据,而FPGA作为硬件系统,突出优点是速度快,实时性好。可以将SOC软件调试系统的开发和ASIC的开发同时进行。 此设计以ALTERA公司的FPGA为主体来构建验证系统硬件平台,在FPGA中通过加入嵌入式软核处理器NIOS II和定制的JTAG(Joint Test ActionGroup)逻辑来构建与PC的调试验证数据链路,并采用定制的JTAG逻辑产生测试向量,通过JTAG控制SOC目标系统,达到对SOC内部和其他IP(IntellectualProperty)的在线测试与验证。同时,该验证平台还可以支持SOC目标系统后续软件的开发和调试。 本文介绍了芯片验证系统,包括系统的性能、组成、功能以及系统的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC验证系统的硬件平台,提出了验证系统的总体设计方案,重点对验证系统的数据链路的实现进行了阐述;详细研究了嵌入式软核处理器NIOS II系统,并将定制的JTAG逻辑与处理器NIOS II相结合,构建出调试与验证数据链路;根据芯片验证的要求,设计出软核处理器NIOS II系统与PC建立数据链路的软件系统,并完成芯片在线测试与验证。 本课题的整体任务主要是利用FPGA和定制的JTAG扫描链技术,完成对国产某型DSP芯片的验证与测试,研究如何构建一种通用的SOC芯片验证平台,解决SOC验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性、可测性问题。本文在SOC验证系统在芯片验证与测试应用研究领域,有较高的理论和实践研究价值。

    标签: JTAG FPGA SOC

    上传时间: 2013-05-25

    上传用户:ccsp11

  • 基于FPGA的全彩色LED同步显示屏控制系统的设计.rar

    LED显示屏作为一项高新科技产品正引起人们的高度重视,它以其动态范围广,亮度高,寿命长,工作性能稳定而日渐成为显示媒体中的佼佼者,现已广泛应用于广告、证券、交通、信息发布等各方面,且随着全彩屏显示技术的日益完善,LED显示屏有着广阔的市场前景。 本文主要研究的对象为全彩色LED同步显示屏控制系统,提出了一个系统实现方案,整个系统分三部分组成:DVI解码电路、发送系统以及接收系统。DVI解码模块用于从显卡的DVI口获取视频源数据,经过T.D.M.S.解码恢复出可供LED屏显示的红、绿、蓝共24位像素数据和一些控制信号。发送系统用于将收到的数据流进行缓存,经处理后发送至以太网芯片进行以太网传输。接收系统接收以太网上传来的视频数据流,经过位分离操作后存入SRAM进行缓存,再串行输入至LED显示屏进行扫描显示。然后,从多方面论述了该方案的可行性,仔细推导了LED显示屏各技术参数之间的联系及约束关系。 本课题采用可编程逻辑器件来完成系统功能,可编程逻辑器件具有高集成度、高速度、在线可编程等特点,不仅可以满足高速图像数据处理对速度的要求,而且增加了设计的灵活性,不需修改电路硬件设计,缩短了设计周期,还可以进行在线升级。

    标签: FPGA LED 全彩色

    上传时间: 2013-04-24

    上传用户:西伯利亚

  • 基于FPGA的液晶显示控制系统的设计与实现.rar

    本文对基于FPGA的液晶显示控制系统的设计与实现进行了研究。设计中从LCD技术参数着手,通过对显示驱动系统结构与工作原理的研究,设计出显示控制系统的框图及各功能模块的VHDL程序,通过单片机系统配置FPGA芯片,控制LCD显示相应的汉字和图形。LCD显示控制系统由显示控制电路、显示驱动电路和相关外围辅助电路组成。显示控制电路从电路中各个功能模块所需要的控制时序信号出发,通过对其工作过程的研究,设计出控制器、RAM控制器等各功能模块。显示驱动电路从LCD工作所需要的扫描时序信号出发,设计出时序发生电路等各功能模块。所有的VHDL程序通过了MAX+PLUS—II软件实现编译及仿真后,在实际的硬件中调试通过。

    标签: FPGA 液晶显示 控制系统

    上传时间: 2013-04-24

    上传用户:asasasas

  • 图象压缩系统中熵编解码器的FPGA设计及实现

    随着移动终端、多媒体、Internet网络、通信,图像扫描技术的发展,以及人们对图象分辨率,质量要求的不断提高,用软件压缩难以达到实时性要求,而且会带来因传输大量原始图象数据带来的带宽要求,因此采用硬件实现图象压缩已成为一种必然趋势。而熵编码单元作为图像变换,量化后的处理环节,是图像压缩中必不可少的部分。研究熵编解码器的硬件实现,具有广阔的应用背景。本文以星载视频图像压缩的硬件实现项目为背景,对熵编码器和解码器的硬件实现进行探讨,给出了并行熵编码和解码器的实现方案。熵编解码器中的难点是huffman编解码器的实现。在设计并行huffman编码方案时通过改善Huffman编码器中变长码流向定长码流转换时的控制逻辑,避免了因数据处理不及时造成数据丢失的可能性,从而保证了编码的正确性。而在实现并行的huffman解码器时,解码算法充分利用了规则化码书带来的码字的单调性,及在特定长度码字集内码字变化的连续性,将并行解码由模式匹配转换为算术运算,提高了存储器的利用率、系统的解码效率和速度。在实现并行huffman编码的基础上,结合针对DC子带的预测编码,针对直流子带的游程编码,能够对图像压缩系统中经过DWT变换,量化,扫描后的数据进行正确的编码。同时,在并行huffman解码基础上的熵解码器也可以解码出正确的数据提供给解码系统的后续反量化模块,进一步处理。在本文介绍的设计方案中,按照自顶向下的设计方法,对星载图像压缩系统中的熵编解码器进行分析,进而进行逻辑功能分割及模块划分,然后分别实现各子模块,并最终完成整个系统。在设计过程中,用高级硬件描述语言verilogHDL进行RTL级描述。利用了Altera公司的QuartusII开发平台进行设计输入、编译、仿真,同时还采用modelsim仿真工具和symplicity的综合工具,验证了设计的正确性。通过系统波形仿真和下板验证熵编码器最高频率可以达到127M,在62.5M的情况下工作正常。而熵解码器也可正常工作在62.5M,吞吐量可达到2500Mbps,也能满足性能要求。仿真验证的结果表明:设计能够满足性能要求,并具有一定的使用价值。

    标签: FPGA 图象压缩

    上传时间: 2013-05-19

    上传用户:吴之波123

  • 基于ARM的无线LED显示屏系统设计

    在信息化社会中,LED显示屏作为一种信息的传播媒体,在交通、天气预报、广告、通知、工农业生产、商业信息等领域应用十分广泛,已经成为城市信息现代化建设的标志。 本文介绍了LED显示屏国内外的发展现状,在分析LED显示屏工作原理后,结合LED显示屏控制系统及显示驱动设备的具体要求,提出了使用嵌入式处理器LPC2124作为控制核心,使用挪威Nordic公司推出的单片射频发射器nRF905传送无线显示信息的总体设计方案。由于LPC2124所具有的丰富的接口资源,使用其SPI口实现了和驱动芯片SD16726的串行传输,这在很大程度上简化了系统结构,增加了系统的可靠性。单片收发芯片实现无线数据显示信息传递与更新,避免了使用基于中国移动通讯运营商的GSM/GPRS通信网络的数据传输,而带来在信息更新时的额外开销费用。在系统硬件设计中,给出了各功能模块:包括电源、时钟电路、存储器的扩展、射频模块、LED扫描驱动模块等的具体设计。最后,在系统软件设计中,完成了对显示屏数据的发送、接收数据和对显示屏进行显示控制驱动程序设计,最终实现整个系统的功能。在设计过程中,通过做各种测试和试验,验证了基于ARM的无线LED显示屏系统的设计是完全可行的,具有非常广阔的应用前景。

    标签: ARM LED 无线 显示屏

    上传时间: 2013-06-07

    上传用户:wanghui2438

  • 基于ARM的LED视频控制系统设计

    近年来,LED显示系统在信息显示领域得到了广泛的应用,迅速发展成一种电子广告媒体,而且已形成具有相当发展潜力的电子产业。随着北京申办年奥运会的成功,必将进一步推动LED显示屏产业的发展。 就目前的发展趋势来看,LED视频显示系统是一个发展趋势。而目前的LED视频系统必须以PC机为视频源,一对一的联机、同步显示,属于同步显示系统,使用不是很灵活方便。一般用于大型购物广场的户外播放视频广告、电视和电影,还可用于大型体育比赛场所,实时直播赛况。尽管异步显示系统可脱机使用,方便灵活,但不能够播放视频信息。 从商业角度来说,技术先进的不一定就是能在市场上完全能行的通的。随着电子广告市场发展,城市街道的视频广告也必将是一种发展趋势,因为具有动感的彩色视频广告比普通的广告壁纸更能吸引人们眼球,同时也为城市添加一道靓丽的风景。而具有寿命长、成本低、亮度高、视角大、可视距离远等特点的LED显示系统比较适合此场所的显示要求。针对这一特点,开发一套小型、可脱机播放视频的LED显示系统,具有重要的意义和市场价值,不仅有助于城市电子广告产业的发展,也必将推进小型LED视频系统的研究进程以及在其他领域的广泛应用。 因此,本课题以此作为研究工作的起点。本文在分析LED显示屏工作原理后,针对目前LED异步显示系统存在的缺点,结合LED同步显示系统的主要功能及技术指标,提出解决关键问题的总体技术方案。该系统采用ARM+FPGA的硬件构架,利用ARM处理器可移植操作系统、自带LCD控制器、可实现图形界面系统的特点,将ARM系统作为视频源,FPGA用于显示数据重构、灰度扫描控制的电路设计,有效解决了该系统的关键技术问题。 本文的核心是ARM系统软硬件设计及FPGA逻辑设计两大部分。首先根据系统的总体设计方案实现控制系统硬件平台的设计:然后在此基础上通过对嵌入式Linux内核的移植、LCD驱动程序的开发及Qtopia图形界面系统的实现,完成了ARM系统的软件平台设计;最后重点介绍了FPGA的逻辑设计及仿真分析,并验证了各模块的功能设计的正确性。

    标签: ARM LED 视频 控制系统设计

    上传时间: 2013-06-26

    上传用户:luke5347

  • 基于ARM与R8C的嵌入式数控系统设计

    二十世纪九十年代以来,随着嵌入式系统的蓬勃发展,嵌入式技术开始渗透到数控领域,传统数控技术与嵌入式技术相结合,新型嵌入式数控技术进入一个高速发展的阶段。激光切割由于具有切割尺寸质量好、速度快、精度高、效率高等优点,在工业数控系统中具有非常广泛的应用。基于嵌入式的激光切割数控系统是嵌入式技术在激光切割应用中新的探索,对于激光加工工业有着重要的意义。本文以ARM与R8C为平台,对以激光切割为应用的嵌入式数控系统的设计进行了研究。 本文介绍了嵌入式数控系统的原理、体系结构和硬件组成以及激光切割和原理、发展和特点,然后从硬件和软件两个方面对系统的具体设计进行了研究。介绍了上位机ARMS3C44B0和下位机R8C/17的特点,执行机构步进电机的控制原理,对外围设备相关设计进行了研究,包括上位机ARM S3C4B0的串口通信、LCD显示、触摸屏的设计,已及下位机R8C/17的串口通信与对步进电机的控制。介绍了嵌入式操作系统UC/OS-II的原理及特点,UC/GUI的特点及应用。对系统各功能模块的软件设计进行了研究,包括嵌入式操作系统上任务的设计和通讯、系统人机界面的设计。研究了两种激光切割路径的算法,包括通用的来回扫描切割算法以及作者研究的实际路径切割算法。

    标签: ARM R8C 嵌入式 数控

    上传时间: 2013-07-22

    上传用户:lw4463301

  • FPGA的边界扫描测试方法研究

    现场可编程门阵列(FPGA)是一种新型器件,它将门阵列的通用结构与现场可编程的特性结合于一体.如今,FPGA系列器件已成为最受欢迎的器件之一.随着FPGA器件的广泛应用,它在数字系统中的作用日益变得重要,它所要求的准确性也变得更高.因此,对FPGA器件的故障测试和故障诊断方法进行更全面的研究具有重要意义.随着集成电路规模的迅速膨胀,电路结构变得复杂,使大量的故障不可测.所以,人们把视线转向了可测性设计(DFT)问题.可测性设计的提出为解决测试问题开辟了新的有效途径,而边界扫描测试方法(BST)是其中一个重要的技术.本文阐述了FPGA系列器件的结构特点,边界扫描测试相关的基本概念与基本理论,给出利用布尔矩阵理论建立的边界扫描测试过程的数学描述和数学模型.论文中主要讨论了边界扫描测试中的测试优化问题,给出解决两类优化问题的现有算法,对它们的优缺点进行了对比,并且提出对两种现有算法的改进,比较了改进前后优化算法的性能.最后总结了利用边界扫描测试FPGA的具体过程.

    标签: FPGA 边界扫描 测试 方法研究

    上传时间: 2013-08-06

    上传用户:mdrd3080

  • 基于ARM的嵌入式闪存文件系统与FLASH驱动的研究与实践

    本文以一个PDA项目为依托,在项目中,主要是开发该设备的软件。其工作包括:上层应用程序的开发、引导程序的编写、Linux操作系统的移植和各种外设驱动程序的编写以及文件系统的改进。 本文首先分析了Linux操作系统的虚拟文件系统、高速缓冲区、MTD以及驱动程序模块。接着,本文分析了JFFS2文件系统的不足,以及在大容量闪存设备中挂载速度过慢的原因。然后,本文结合JFFS2文件系统在开发过程中所出现的各种问题,以及在大容量闪存芯片上进行挂载时的性能要求,对JFFS2文件系统作了一些实际的改进。文中的创新性贡献包括以下几个方面: (1)在扫描一个擦除块之前,首先把擦除块中的所有内容读进内存。然后,在内存中进行所有的判断操作以及拷贝,这样就可以减少I/O操作。另外,由于所有的拷贝操作都在内存中进行,所以挂载速度就可以有所提升。 (2)通过加入“空闲区域管理节点”对闪存中的空闲区域进行管理。这样,在扫描的过程中,一旦发现该节点就可以跳过它所描述的空闲区域,从而加快挂载的速度。 (3)在扫描的阶段中对有效数据实体进行硬链接数的计算,因此,临时目录节点就不需要创建了,这样也免除了临时目录的删除步骤,所以对挂载速度也有明显的提高。 最后,基于以上的研究与改进,结合本项目的实际要求,对大容量闪存设备的JFFS2文件系统的挂载过程进行了改进的实践。

    标签: FLASH ARM 嵌入式闪存 实践

    上传时间: 2013-07-26

    上传用户:damozhi