同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明,该快速同步算法建立时间短、同步稳定可靠。
标签: FPGA 跳频系统 同步算法
上传时间: 2013-10-21
上传用户:JIMMYCB001
FPGA实现多进制FSK的调制解调
标签: FPGA FSK 进制 调制解调
上传时间: 2014-08-20
上传用户:丶灬夏天
Verilog_实现任意占空比、任意分频的方法
标签: Verilog 分频
上传时间: 2013-11-07
上传用户:JasonC
利用Verilog_HDL实现基于FPGA的分频方法
标签: Verilog_HDL FPGA 分频
上传时间: 2013-10-18
上传用户:feitian920
简单分频时序逻辑电路设计分频电路,有图,有代码
标签: 分频 时序逻辑 电路设计
上传时间: 2013-11-25
上传用户:wanqunsheng
数字幅频均衡功率放大器设计
标签: 数字 幅频均衡 功率 放大器设计
上传时间: 2013-10-28
上传用户:ggwz258
针对调制样式在不同环境下的变化,采用了FPGA部分动态可重构的新方法,通过对不同调制样式信号的解调模块的动态加载,来实现了不同环境下针对不同调制样式的解调。这种方式比传统的设计方式具有更高的灵活性、可扩展性,并减低了成本和功耗。该设计方案同时也介绍了FPGA部分动态可重构的概念和特点,可以对其它通信信号处理系统设计提供一定的参考。
标签: FPGA 部分动态可重构 信号解调系统
上传时间: 2013-11-11
上传用户:GeekyGeek
用VerilogHDL实现基于FPGA的通用分频器的设计
标签: VerilogHDL FPGA 分频器
上传用户:xiaoxiang
基于FPGA的小数分频实现方法
标签: FPGA 小数分频 实现方法
上传时间: 2013-10-11
上传用户:jiangxiansheng
基于FPGA的调制和解调的数字信号有多种,包括2ASK、2FSK、2PSK等,文中介绍了2FSK信号的调制与解调,以及该信号的功率谱。最后提供验证结果,证明仿真结果符合要求。
标签: FPGA 2FSK 数字信号 调制解调
上传时间: 2013-10-29
上传用户:caozhizhi