虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

扩频增益

  • 基于CPLD-FPGA的半整数分频器的设计

    基于CPLD-FPGA的半整数分频器的设计,用于设计EDA

    标签: CPLD-FPGA 整数 分频器

    上传时间: 2013-09-03

    上传用户:pioneer_lvbo

  • VHDL源程序:半整数分频器电路

    半整数分频器电路的VHDL源程序,供大家学习和讨论。\r\n

    标签: VHDL 源程序 整数 分频器

    上传时间: 2013-09-04

    上传用户:fdfadfs

  • 基于AD603程控增益大功率宽带直流放大器的设计

    基于AD603程控增益大功率宽带直流放大器

    标签: 603 AD 程控 增益

    上传时间: 2013-11-15

    上传用户:13160677563

  • 74LS74二分频与四分频电路

    分频电路的设计与学习

    标签: 74 LS 二分频 分频电路

    上传时间: 2013-10-26

    上传用户:不懂夜的黑

  • 增益可变运放AD603_的原理及应用

    增益可变运放AD603_的原理及应用

    标签: 603 AD 增益可变运放

    上传时间: 2013-12-19

    上传用户:macarco

  • 高增益低功耗恒跨导轨到轨CMOS运放设计

    基于CSMC的0.5 μmCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕度为63°。

    标签: CMOS 增益 低功耗 轨到轨

    上传时间: 2013-11-04

    上传用户:xlcky

  • 48MHz窄带射频功放设计

    48MHz窄带射频功放电路

    标签: MHz 48 窄带 射频

    上传时间: 2013-10-16

    上传用户:xymbian

  • 小型化数字测频接收机

    本文介绍了AD公司的RF/IF相位和幅度测量芯片AD8302,并以此芯片为核心,组合功分器、延迟线和FPGA芯片设计了瞬时测频接收机,改进了传统的设计方案。依照设计制作了测频系统,并对系统整体性能进行了测试,测试结果表明本系统可以准确测量1.4~2.0 GHz范围内的信号,测频精度为10 MHz。

    标签: 数字测频 接收机

    上传时间: 2013-10-26

    上传用户:zsjzc

  • MT-012 ADC需要考虑的交调失真因素

    交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用 指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算 不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC 时往往会产生一些困惑。本教程首先在ADC的框架下对交调失真进行定义,然后指出将 IP2和IP3的定义应用于ADC时必须采取的一些预防措施。

    标签: 012 ADC MT 交调失真

    上传时间: 2013-11-05

    上传用户:Pzj

  • 运算放大器增益稳定性第3部分-AC增益误差分析

    本小节将回顾运算放大器增益带宽乘积 (GBWP) 即 G×BW 概念。在计算 AC闭环增益以前需要 GBWP 这一参数。首先,我们需要 GBWP(有时也称作GBP),用于计算运算放大器闭环截止频率。另外,我们在计算运算放大器开环响应的主极点频率 f0 时也需要 GBWP。在 f0 以下频率,第 2 部分的 DC 增益误差计算方法有效,因为运算放大器的开环增益为恒定;该增益等于 AOL_DC。但是,超出 f0 频率以后,则必须使用 AC计算方法,我们将在后面小节详细讨论。

    标签: 增益 AC 运算放大器

    上传时间: 2014-07-14

    上传用户:yczrl