MCS—51单片机系统扩展 简单的并行接口由数据寄存器和少量的控制电路组成,暂存传送的数据。以锁存器、缓冲器为主要芯片,稍加控制都可以作为简单的并行接口.
上传时间: 2013-12-18
上传用户:冇尾飞铊
该文介绍一种利用单片机实现的电子密码锁控制电路方案 ,该方案较为简单、可靠 ,而且密码设置很 灵活 ,可以在1~8位范围内任意设置密码位数。适当的进行前向通道和后向通道的扩展 ,可以使该设备兼做 房间湿度、温度等的房间空气参数的采集处理器或者火灾报警器等。
上传时间: 2013-12-26
上传用户:妄想演绎师
VHDL程序来让蜂鸣器发出音乐的声音 这种电路设计要分好几个模块 主要思路是用ROM记录乐谱 然后用分频器分频 还有就是用计数器读取乐谱 另外还可以扩展 使其显示音符 这是一个做好了的 就是ROM没填谱
上传时间: 2017-08-03
上传用户:ruan2570406
无刷直流电机,是随着电力电子技术的发展和新型永磁材料的出现而迅速成熟起来的一种机电一体化电机.随着无刷直流电机在各个领域的广泛应用,其常用的带位置传感器控制方法暴露出了越来越多的局限性.同时,随着计算机技术和电子技术的不断发展,基于高性能数字信号处理器的"状态观测器"法无位置传感器控制则渐渐成为研究的热点.论文在详细介绍了"扩展卡尔曼滤波法"无位置传感器无刷直流电机控制原理的基础上,建立了基于"扩展卡尔曼滤波法"无位置传感器无刷直流电机控制系统模型,对模型中误差造成的原因作出了定性和定量的分析,给出了解决的办法.另外,论文以Texas Instrument公司的TMS320LF2407A数字信号处理器为核心,设计了一套基于"扩展卡尔曼滤波法"的无位置传感器无刷直流电机控制系统,并给出了各模块的设计电路.文中介绍了系统的各个组成部分,并给出了系统的抗干扰措施."三段式"起动技术是无传感器无刷直流电机控制中的常用起动方法,也是"扩展卡尔曼滤波法"控制中的一个重要环节.文中对"三段式"起动技术中转子定位、外同步加速和外同步到自同步的切换三部分进行了详细的分析和讨论,指出了各部分的难点,给出了相应的解决方法.基于"扩展卡尔曼滤波法"的控制系统中包含了大量的运算和多路的AD采集,因此不可避免存在系统和测量误差以及干扰噪声,论文着重对系统误差、量测误差和干扰噪声三个方面作了详细的分析,并提出了解决的方法.对于噪声信号的数字化处理,论文探讨了常用的几种数字滤波算法并给出了仿真波形.在前面所设计的控制系统的基础上,论文介绍了"扩展卡尔曼滤波法"无位置传感器无刷直流电机控制系统的运行调试过程,分析了调试中出现的问题并提出了解决的方法.最后,文中给出了系统调试中的电压、反电势以及相电流等信号的实测波形,并与仿真结果作了比较分析.
上传时间: 2013-07-30
上传用户:gongxinshiwo@163.com
外围电路设计例程,有助于扩展对单片机的了解,使编程灵活应用
上传时间: 2013-07-26
上传用户:3到15
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
在以单片机为核心的多级分布式系统中,常常需要扩展单片机的串行通信口,本文分别介绍了基于SP2538 专用串行口扩展芯片及Intel8251 的两种串行口扩展方法,并给出了实际的硬件电路原理及相应的通信
上传时间: 2013-08-01
上传用户:15679277906
进入20世纪90年代后,随着全球信息化、智能化、网络化的发展,嵌入式系统技术获得了前所未有的发展空间。 嵌入式系统的最大特点之_是其所具有的目的性或针对性,即每一套嵌入式系统的开发设计都有其特殊的应用场合与特定功能,这也是嵌入式系统与通刚的计算机系统最主要的区别。由于嵌入式系统是为特定的目的而设计的,且常常受到体积、成本、功能、处理能力等各种条件的限制。因此,如果可以最大限度地提高应用系统硬件上和软件上的灵活性,就可以用最低的成本,最少的时间,快速的完成功能的转换。 本课题的目的在于提出并设计一种基于ARM(Advanced RISC Machines)和CPLD(Complex Programmable Logic Device)的可扩展功能嵌入式系统平台,并完成了系统的硬件设计和PCI(Peripheral Component Interconnect)桥的固件设计。设计过程中采用美国ALTIUM公司的ALTIUM DESIGNER 6.0 EDA软件开发了系统的硬件部分。在整个硬件开发环节中,充分采用高速PCB(Printed Circuit Board)的设计原则,并进行全面的电路仿真试验,保证了硬件系统的高度可靠性。本系统承袭了ARM7系列处理器高性能、低功耗、低成本的优点,并充分考虑到用户的需要,扩展了多种常用的外部设备接口以及蓝牙无线接口等,为将米各种可能的应用提供了完善的硬件基础。概括总结起来本文具体工作如下: 1.完全自主设计了具有高扩展性的基于LPC2292嵌入式处理器的嵌入式系统应用开发平台。基于该硬件平台,可以实现许多基于ARM架构处理器的嵌入式应刚而无需对硬什系统作出大的改变,如多协议转换器、CAN(Control Area Network)总线网关、以太网关、各种工业控制应用等。并在具体的设计实践中,总结出了嵌入式系统硬件平台的设计原则及设计方法。 2.完成了基于CPLD的PCI桥接芯片的同什设计,在ARM硬件平台上成功扩展了PCI设备,成功解决了ARM处理器和PCI从设备之间通讯的问题。 3.完成了对所开发的嵌入式系统硬件平台的测试工作,完成了基于AT89C51的PCI测试卡软硬件设计。基于此测试卡,可以实现对系统中的PCI通讯功能进行有效测试,以保证整个硬件系统正常、高效、稳定地运行。本系统的设计完成,使其可以作为嵌入式应用的二次开发或实验平台,用于工业产品开发及高校相关专业的实践教学。
上传时间: 2013-05-22
上传用户:sztfjm
pt1000测温电路。测量范围可以扩展,其中用LM2902做的仪用放大器你可以用在好多工业仪表中的。
上传时间: 2013-07-22
上传用户:Andy123456
控制某型飞机模拟座舱中的Led、继电器、小电流元件,满足易于扩充规模的工程需求,采用充分利用元器件特性的方法,使用一种可扩展数字量输出系统建立开出通道,在电路层预留扩充接口,实现座舱灯光信号、电路状态切换、外部设备数控的功能。
上传时间: 2013-11-06
上传用户:chenlong