VERILOG HDL 实际工控项目源码\r\n开发工具 altera quartus2
上传时间: 2013-09-05
上传用户:youmo81
完整的FPGA连接图和调试源码,图是DSN格式,但可以直接拖进PROTEL里打开。
上传时间: 2013-09-06
上传用户:lhc9102
ARM7仿真源码,原理图,带UCOSII的系统哦,,,好几个啊。。。。。。。。。。。。。。。
上传时间: 2013-09-25
上传用户:shen1230
压控振荡器(可编程时钟振荡器)
上传时间: 2013-10-30
上传用户:cmc_68289287
基于CSMC的0.5 μmCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕度为63°。
上传时间: 2013-11-04
上传用户:xlcky
文中介绍一种基于DDFS(直接频率合成)技术的可编程音频仪器测试信号源设计。该系统采用单片机作为控制器,以FPGA(现场可编程门阵列)作为信号源的主要平台,利用DDFS技术产生一个按指数衰减的频率可调正弦衰减信号。测试结果表明,该系统产生的信号其幅度可以按指数规律衰减;其频率可以在1~4 KHz频率范围内按1 Hz步长步进。可以方便的用于测试音频仪器设备的放大和滤波性能。
上传时间: 2013-11-20
上传用户:909000580
为实现对非线性负载的谐波补偿和功率因数连续调节,采用了一种无变压器并联混合型有源滤波器,阐述了其工作原理。综合考虑成本与滤波效果的情况下选择采用7次单调谐无源滤波器,针对7次单调谐无源滤波器对于5次谐波补偿能力较差的状况,采用了反馈加5次前馈的控制策略.为了进一步对系统的无功功率进行补偿,在原有的反馈控制环节上进行了一定的改进.仿真结果证明了该并联混合性有源滤波工作的有效性。
上传时间: 2013-12-05
上传用户:zm7516678
摘要ADF4350是ADI公司生产的集成了电压控制振荡器(VCO)的宽带频率合成器。介绍了该宽带频率合成器的基本原理和工作特性,给出了一种用C8051F320单片机控制ADF4350的硬件电路结构和软件程序设计方法, 得到了应用在测量船的s和C频段信号源。该信号源通过上位机软件的简单设置, 可以方便地实现现场控制,满足测量船的使用要求。经测试表明,该信号源覆盖了测量船s和c频段系统的全部频点,锁相效果良好,控制简便,性能可靠。
上传时间: 2013-10-12
上传用户:hanbeidang
采用锁相环技术设计了一种稳定、低噪声的C波段频率源。建立了锁相环的相位噪声模型并分析影响相位噪声的因素,进行了锁相环低通滤波器的设计。利用软件对环路的稳定性和相位噪声进行仿真,相位裕度在45°以上,环路工作稳定,且具有较好的相位噪声特性
上传时间: 2014-12-23
上传用户:吾学吾舞
Butterworth函数的高阶低通滤波器的有源设计
标签: Butterworth 函数 低通滤波器 有源
上传时间: 2013-11-20
上传用户:旗鱼旗鱼