基FPGA Cyclone II_EP2C5 EP2C8的频率计
标签: Cyclone EP2C8 II_EP FPGA
上传时间: 2013-08-05
上传用户:Thuan
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
标签: FPGA VHDL 数字频率计 硬件描述语言
上传时间: 2013-08-06
上传用户:taozhihua1314
FPGA设计频率计全套资料,我希望对大家啊好似有用的
标签: FPGA 频率计
上传时间: 2013-08-07
上传用户:life840315
MAXPLUS_环境下的频率计设计及其完善
标签: MAXPLUS 环境 频率计设
上传时间: 2013-08-09
上传用户:xianglee
项目的研究内容是对硅微谐振式加速度计的数据采集电路开展研究工作。硅微谐振式加速度计敏感结构输出的是两路差分的频率信号,因此硅微谐振式加速度计数据采集电路完成的主要任务是测出两路频率信号的差值。测量要求是:实现10ms内对中心谐振频率为20kHz、标度因数为100Hz/g、量程为±50g、分辨率为1mg的硅微谐振式加速度计输出的频率信号的测量,等效测量误差为±1mg。电路的控制核心为单片机,具有串行接口以便将测量结果传送给PC机从而分析、保存测量结果。\\r\\n按研究内容设计了软硬件。软件采用多周期同步法
标签: 硅微 加速度计 数据采集电路 谐振式
上传时间: 2013-08-11
上传用户:csgcd001
一个自己用keil和Proteus设计的C51频率计代码,与大家一同分享!
标签: Proteus keil C51 频率计
上传时间: 2013-08-17
上传用户:fengweihao158@163.com
基于等精度测量原理的频率计,AT89S52和CPLD,有详细注释。测量准确。
标签: 等精度 测量原理 频率计
上传时间: 2013-08-18
上传用户:3到15
自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸
标签: FPGA 频率计 模块化设计 仿真
上传时间: 2013-08-20
上传用户:wanqunsheng
用单片机AT89s52和epm7128设计的频率计
标签: 7128 89s s52 epm
上传时间: 2013-09-01
上传用户:671145514
基于ARM平台的等精度数字显示频率计的设计,已通过测试
标签: ARM 等精度 数字显示 频率计
上传时间: 2013-09-04
上传用户:谁偷了我的麦兜