虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

引脚功能

  • ULINK2引脚顺序说明

    ULINK2引脚顺序说明,标准的JTAG 输出口, 20P 直连,两个接口一一对应。

    标签: ULINK2 引脚

    上传时间: 2019-03-04

    上传用户:sunqf7

  • SiC MOSFET为什么会使用4引脚封装

    ROHM最近推出了SiCMOSFET的新系列产品“SCT3xxxxR系列”。SCT3xxxxR系列采用最新的沟槽栅极结构,进一步降低了导通电阻;同时通过采用单独设置栅极驱动器用源极引脚的4引脚封装,改善了开关特性,使开关损耗可以降低35%左右。此次,针对SiCMOSFET采用4引脚封装的原因及其效果等议题,我们采访了ROHM株式会社的应用工程师。关于SiCMOSFET的SCT3xxxxR系列,除了导通电阻很低,还通过采用4引脚封装使开关损耗降低了35%,对此我们非常感兴趣。此次,想请您以4引脚封装为重点介绍一下该产品。首先,请您大致讲一下4引脚封装具体是怎样的封装,采用这种封装的背景和目的是什么。首先,采用4引脚封装是为了改善SiCMOSFET的开关损耗。包括SiCMOSFET在内的电源开关用MOSFET和IGBT,被作为开关元件广泛应用于各种电源应用和电源线路中。必须尽可能地降低这种开关元件产生的开关损耗和传导损耗,但不同的应用,其降低损耗的方法也不尽相同。作为其中的一种手法,近年来发布了一种4引脚的新型封装,即在MOSFET的源极、漏极、栅极三个引脚之外,另外设置了驱动器源极引脚。此次的SCT3xxxxR系列,旨在通过采用最新的沟槽栅极结构,实现更低的导通电阻和传导损耗;通过采用4引脚封装,进一步发挥出SiC本身具有的高速开关性能,并降低开关损耗。那么,我想详细了解一下刚刚您的概述中出现的几个要点。首先,什么是“驱动器源极引脚”?驱动器源极引脚是应用了开尔文连接原理的源极引脚。开尔文连接是通过电阻测量中的4个引脚或四线检测方式,在电流路径基础上加上两条测量电压的线路,以极力消除微小电阻测量或大电流条件下测量时不可忽略的线缆电阻和接触电阻的影响的方法,是一种广为人知的方法。这种4引脚封装仅限源极,通过使连接栅极驱动电路返回线的源极电压引脚与流过大电流的电源源极引脚独立,来消除ID对栅极驱动电路的影响。

    标签: sic mosfet 封装

    上传时间: 2021-11-07

    上传用户:

  • stm32f103zet6最小系统 引脚全引出方案

    stm32f103zet6最小系统 引脚全引出方案stm32f103zet6最小系统 引脚全引出方案

    标签: stm32f103zet6 最小系统

    上传时间: 2022-01-05

    上传用户:XuVshu

  • STM32F2电压调节器REGOFF与IRROFF引脚的使用

    该问题由某客户提出,发生在 STM32F205RGY6 器件上。据其硬件工程师讲述:由于所选型号是WCLSP66 封装的芯片,看到芯片上有REGOFF 和IRROFF 两个引脚是LQFP 所没有的,不知道如何使用,所以需要了解一下。

    标签: stm32f2 电压调节器

    上传时间: 2022-02-22

    上传用户:jiabin

  • stm32f407引脚分配表

    stm32f407引脚分配表,适合所有需要学习者。

    标签: stm32

    上传时间: 2022-04-07

    上传用户:zhaiyawei

  • 元件引脚电气类型作用

    元件引脚电气类型作用,有需要的可以参考!

    标签: 元件引脚

    上传时间: 2022-04-17

    上传用户:

  • STM32F407开发板引脚介绍文档 YS-F4Pro.pdf

    此文档是STM32F407开发板引脚介绍文档

    标签: STM32F407

    上传时间: 2022-05-31

    上传用户:

  • TMS320C6748-OMAPL138核心板连接器引脚分布

    文档为TMS320C6748-OMAPL138核心板连接器引脚分布讲解文档,是一份不错的参考资料,感兴趣的可以下载看看

    标签: 连接器

    上传时间: 2022-07-08

    上传用户:

  • 基于FPGA的USB通信系统的设计

    随着科学技术水平的不断提高,数字集成电路被广泛应用。通用串行总线USB(Universal Serial Bus)是计算机与外围设备互连的标准接口之一,是一种点对点的通信接口,可同时支持多个外围设备。USB2.0规范的通信速率非常高,其峰值可达480Mbit/s,使得它已经成为目前最流行的外设接口标准。FPGA芯片是今后电子产品发展的趋势,带有USB接口的FPGA系统将有很好的市场需求和发展前景。    论文主要从研究FPGA的结构、Xilinx公司Spartan3F系列中的XC3S400的引脚功能、了解FPGA开发流程、熟悉USB2.0的通信协议以及驱动的一些基本知识入手,目的是完成带有USB接口的FPGA的PCB板的制作和FPGA内部程序的编写以及USB固件的开发。结合了Cypress公司的上位机,开发了基于USB接口的FPGA和PC机通信系统,能够进行数据传输。论文研究了Xilinx的3S400芯片的内部结构和各个引脚的功能,设计了关于Xilinx的3S400最小系统电路图,在Xilinx的FPGA的开发环境,编写了FPGA的代码。由于FPGA内嵌的USB2.0的内核价格昂贵,需要向生产FPGA的芯片厂商购买,因此论文选择了外接USB芯片,虽然增加了PCB板的面积,但其开发成本较低,且技术成熟,大多数USB通信研究者进行广泛研究。论文在详细介绍了USB2.0的通信协议,Cypress公司生产的CY7C68013芯片的结构,以及其固件的开发基础上,开发了基于FPGA的USB与PC机的通信系统,该通信系统可以和上位机进行点对点的数据传输,为大批量的数据通信产品的开发提供了研究和生产的基础。

    标签: FPGA USB 通信系统

    上传时间: 2013-07-26

    上传用户:xz85592677

  • Arduino学习笔记A10_Arduino数码管骰子实验

    电路连接 由于数码管品种多样,还有共阴共阳的,下面我们使用一个数码管段码生成器(在文章结尾) 去解决不同数码管的问题: 本例作者利用手头现有的一位不知品牌的共阳数码管:型号D5611 A/B,在Eagle 找了一个 类似的型号SA56-11,引脚功能一样可以直接代换。所以下面电路图使用SA56-11 做引脚说明。 注意: 1. 将数码管的a~g 段,分别接到Arduino 的D0~D6 上面。如果你手上的数码管未知的话,可以通过通电测量它哪个引脚对应哪个字段,然后找出a~g 即可。 2. 分清共阴还是共阳。共阴的话,接220Ω电阻到电源负极;共阳的话,接220Ω电阻到电源+5v。 3. 220Ω电阻视数码管实际工作亮度与手头现有原件而定,不一定需要准确。 4. 按下按钮即停。   源代码 由于我是按照段码生成器默认接法接的,所以不用修改段码生成器了,直接在段码生成器选择共阳极,再按“自动”生成数组就搞定。   下面是源代码,由于偷懒不用写循环,使用了部分AVR 语句。 PORTD 这个是AVR 的端口输出控制语句,8 位对应D7~D0,PORTD=00001001 就是D3 和D0 是高电平。 PORTD = a;就是找出相应的段码输出到D7~D0。 DDRD 这个是AVR 语句中控制引脚作为输出/输入的语句。DDRD = 0xFF;就是D0~D7 全部 作为输出脚了。 ARDUINO CODECOPY /* Arduino 单数码管骰子 Ansifa 2011-12-28 */ //定义段码表,表中十个元素由LED 段码生成器生成,选择了共阳极。 inta[10] = {0xC0, 0xF9, 0xA4, 0xB0, 0x99, 0x92, 0x82, 0xF8, 0x80, 0x90}; voidsetup() { DDRD = 0xFF; //AVR 定义PortD 的低七位全部用作输出使用。即0xFF=B11111111对 应D7~D0 pinMode(12, INPUT); //D12用来做骰子暂停的开关 } voidloop() { for(int i = 0; i < 10; i++) { //将段码输出PortD 的低7位,即Arduino 的引脚D0~D6,这样需要取出PORTD 最高位,即 D7的状态,与段码相加,之后再输出。 PORTD = a[i]; delay(50); //延时50ms while(digitalRead(12)) {} //如果D12引脚高电平,则在此死循环,暂停LED 跑 动 } }      

    标签: Arduino 10 数码管 实验

    上传时间: 2013-10-15

    上传用户:baitouyu