·目 录文摘英文文摘独创性声明及学位论文版权使用授权书第一章绪论1.1交流电机调速技术的发展状况1.2现代交流调速系统的类型1.2.1同步电动机调速系统的基本类型1.2.2异步电动机调速系统的基本类型1.3现代交流调速系统的发展趋势和动向1.3.1控制理念与控制技术方面的研究与开发1.3.2变频器主电路拓扑结构研究与开发1.3.3 PWM模式改进与优化研究1.3.4中压变频装置的研究与开发1.4本文
上传时间: 2013-07-05
上传用户:123啊
借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针对控制设计方面在分析了其实质要求的基础上提出解决问题的关键是选取合适的输入控制信号和正确列出真值表或状态表,针对时序方面通过比较同步和异步的特点并指出可采用同步的“分频”和异步的“级联”完成设计,而针对引脚方面则解析了一般芯片中几个特殊引脚并准确阐述了其所蕴含的不容易被理解的概念。
上传时间: 2013-11-11
上传用户:bnfm
提出一种以AT89C51单片机为控制核心的新型异步电动机软起动系统,给出了单片机控制系统硬件电路结构、控制软件框图及其实现方法。试验结果表明,该系统能有效地降低起动电流,且起动过程平稳,无冲击和振荡。可实现电动机的软停车、轻载节能及保护功能。
上传时间: 2013-11-11
上传用户:胡岸888
采用Quartus2编写的数码管扫描显示电路 共有三个电路 电路1:当按下启动计时按钮时,实验箱上的8个数码管数码1~8以4Hz的频率,从0到9反复不停计数,8个数码管同一时刻显示同一个数字。当按下异步清零按钮时,则8个数码管均显示为0。 电路2:当按下启动计时按钮时,8个数码管1~8以4Hz的频率完成从0到9的跳跃循环计数,即每一时刻只有一个数码管点亮。即:数码管1计数0后,数码管2计数1,以此类推,数码管8计数7后,数码管1再计数8……。当按下异步清零按钮时,则数码管1点亮,显示数字0;其它数码管不亮。 电路3:利用人眼的视觉暂留效应,使6个数码管完成时间的扫描显示功能。数码管1和2显示秒的低位和高位,数码管4和5显示分钟的低位和高位,数码管7和8显示小时的低位和高位。当按下启动计时按钮时,开始计时;当按下异步清零按钮时,各计数器清零,6个数码管显示为000000。
上传时间: 2014-01-20
上传用户:teddysha
实验箱中以可编程通用异步、同步收发器8251为基础,设计有串行接口电路。采用零调制方式连接两台实验箱的串行接口,开发异步全双工通讯程序。
上传时间: 2014-01-15
上传用户:Ants
只有最初级的逻辑电路才使用单一的时钟。大多数与数据传输相关的应用都有与生俱来的挑战,即跨越多个时钟域的数据移动,本文将介绍怎样在同步设计中处理异步信号
上传时间: 2016-08-22
上传用户:yyq123456789
本书首先概述了数字集成电路发展的历史与未来,指出了硬件描述语言 ( HDL) 在设计数字电路中所起的作用,并系统概要地讲解了Verilog HDL的语法要点。在此基础上,本书以 Verilog HDL为工具,介绍了几种描述电路的方法与技巧, 列举了几个典型电路的描述实例, 然后用80C51单片机、硬盘控制器和PCI总线控制器接口等子系统的设计实例分别讲解了自顶向下的层次化设计方法、同步与异步数据流的控制以及Master/Slave 状态机在总线控制等方面的设寸技巧。文中还对Verilog建模与调试、BJST电路的原理与 Verilog实现做了详细论述, 并提供了具体例子.最后以一个真实ASIC 例子的简单介绍作为全书的结尾。本书是Verilog HDL用于数字电路设计的中高级读本,可作为大专院校计算机、微电子学和半导体专业高年级本科生和研究生的教材.也可作为数字集成电路芯片设计人员的参考书。
标签: 数字电路设计 verilog hdl
上传时间: 2022-07-11
上传用户:
显示器电路原理与维修
上传时间: 2013-04-15
上传用户:eeworm
电路分析基础课件 PPT版
标签: 电路分析基础
上传时间: 2013-04-15
上传用户:eeworm
通信原理(高频电子电路课件) PPT版
上传时间: 2013-04-15
上传用户:eeworm