随着信息技术的迅速发展,计算机产业的发展已经到了所谓的后PC时代。在传统的视频采集中,系统一般由CCD摄像头,采集卡组成,功能齐全,但价格高,体积大。嵌入式系统在各行业的应用,特别是工业现场、信息家电、机顶盒等方面的广泛使用,使嵌入式系统的研究开发成为计算机领域的一个热点。嵌入式图像采集则弥补了上述的缺点,并且可以复杂环境下的图像采集嵌入式Linux操作系统是从Linux衍生出来的一种操作系统,它支持众多嵌入式处理器,并具有Unix的很多优点,而成为当前主流的嵌入式操作系统。本文选择三星系列的嵌入式处理器S3C2440,高速清晰摄像头和一块触摸LCD组成,软件则用嵌入式Linux为操作系统,在嵌入式开发板上先进行Linux的移植后完成,其次对摄像头在ARM下的驱动进行修改和更新使其适应所采用的ARM开发板,再者完成驱动的加载和交叉编译应用程序来完成对图像的采集,最后从滤波算法和优化所采集的图片,使图片完成各种场合实验的要求。本系统体积小,占用内存低,模块化的系统通过协调的工作,形成了一套完整的图像采集系统,本文所用的ARM9系列的开发板完全是从底层开发开始,成本低,加上Linux并不是商业的软件,以至有很好的扩展空间和广泛的前景。
上传时间: 2013-06-29
上传用户:372825274
近年来,随着社会经济的发展,社会对能源的需求量越来越大,对能源的依赖性也越来越强,而同时全球的能源储备越来越少。尤其是中国,几乎所有能源人均都不及世界的一半。2007年“两会”,政府工作报告中明确提出把节能减耗作为工作切入点,并成立国务院节能减排工作领导小组。钢厂作为工业耗能大户,其节能减耗显得尤为重要,旧的分散式能耗测量方法已不能满足需要,提出新的能耗检测方法迫在眉睫。 本文的工作就是以此为大背景,针对钢厂的能源消耗提出一种新型实时测量方法。系统以嵌入式为开发思路、WINCE操作系统丌发监测终端,包括数据采集、数据传输以及数据集中处理显示三部分。数据采集主要依赖传感器和单片机,将采集到的模拟数据转换为数字量并按照协议要求进行格式打包,包括电参数采集、水参数采集和天然气参数采集三部分;数据传输则采用传统的RS485工业控制网络;终端部分则以ARM为载体,WINCE为平台,开发应用程序实时处理数据。 文中详细阐述了整个监测系统的硬件设计思路和软件设计流程。介绍了数据检测原理及过程,给出了底层和终端的系统通信协议及通信流程,同时通过对监测终端的描述详细介绍了WINCE嵌入式操作系统的定制和在ARM9目标板上的移植,并详细阐述了基于WINCE的EVC应用程序开发,给出了部分代码。 本次设计提出了一种新的钢厂能耗数据集中实时采集技术,并完成了系统整体设计。经过测试运行,各项技术性能指标已经达到了设计的要求。
上传时间: 2013-04-24
上传用户:ve3344
随着国内工业化、数字化的迅速发展,嵌入式开发在IT行业中的重要性越来越显著。嵌入式开发领域对产品的功能性、稳定性、实时性等方面的要求也越来越高。 采用嵌入式实时操作系统作为开发平台,以高性能的嵌入式处理器为工业控制等领域的主控制器可以有效地提高系统的可靠性、实时性、和软件编程的灵活性。在嵌入式处理器方面,ARM构架已经在高性能、低功耗、低成本的嵌入式领域里占领先地位。而在嵌入式操作系统方面,适合国内发展方向的解决方案以及系统基础结构方面并不理想。首先,国外成熟的嵌入式实时操作系统大都成本高、结构复杂,不适合强实时应用;其次,因大部分实时操作系统不公开源码,使开发的产品存在安全隐患。而类似μC/OS-II的小型强实时嵌入式操作系统内核虽然具有低成本、易控制、小规模、高性能等特性,但这类系统的基础较为薄弱,面临产品化和商业化还有一定的距离。 本文针对这种情况,结合现有的操作系统内核理论及嵌入式强实时系统的特殊需求,特别是对μC/OS-Ⅱ的研究分析基础上,面向强实时应用,设计、构造了一种适合在32位ARM处理器环境下使用的内核。这样做的目的是为了提供一个基础牢固、值得信赖的基本平台。 本文研究工作主要集中在以下几个方面: 针对嵌入式环境中高效、简洁、易扩展、易剪裁的要求,对内核体系结构框架进行了设计。内核整体上采用分层结构,在各层中采用功能相对独立的模块:在最底层借鉴微核的原理,只提供最基本的功能模块。 针对系统快速和稳定的实时响应能力需求,为IRQ中断建立了统一的中断入口,采用合理的半嵌套工作方式;保留FIQ为不可屏蔽中断,在快速反应场合使用;引入中断分段处理机制解决中断和任务的ITC机制共享,需要硬保护机制相互协调所引起的硬保护机制被隐性地泛滥使用问题。 针对应用提出的系统行为的可预测性需求,在调度算法方面采用基于优先级位图的抢占阈值调度算法,提高了处理器的利用率和任务集合的可调度性,减少了内核存储开销;在共享资源访问控制方面,以优先级天花板协议为依据,使用互斥事件解决优先级反转和死锁问题的发生。 为了保障系统的强实时性能,本文还对内核的时钟管理、内存管理等方面进行了设计。最后,通过实时性能测试,结果表明该实时内核有很好的强实时特性。
上传时间: 2013-04-24
上传用户:alia
随着社会经济的发展,人们防火、防盗意识的提高,人们对远程现场状况的了解提出了更高的需求。如何有效解决由于各监控点分布范围散、数量多、距离远,甚至地处偏僻,有效管理多个监控点等难题,仅依靠架设光缆、铺设电缆难度大、且不切合实际(并且即使架设了通讯线路其速度慢、运营成本也高)。本文在分析研究了当前国内、外视频监控系统研究现状,并结合嵌入式系统、嵌入式处理器ARM、GPRS等相关领域的研究进展的基础上,提出了一套基于ARM和GPRS的远程监空系统。它是利用GPRS网络覆盖范围广、传输特性好与嵌入式系统低功耗方便实用相结合的系统解决方案。系统通过温度传感器的检测信息,实现温度异常监测,并将采集的图像信息数据发送到数据监控中心。 本系统硬件系统主要了采用三星公司的ARM920T S3C2410芯片作为系统处理器、USB摄像头和DSl8B20温度传感器。S3C241O处理器通过外部温度传感器采集的温度数据,并与最近采集的温度数据比较、判断,发出图像采集命令,最后将温度和图像数据通过其串口利用GPRSDTU将数据通过无线网络传送到有静态IP地址或域名的远程监控中心服务器。监控中心接受各个监控终端的数据,并实现对终端的集中管理。 本课题软件方面分为系统软件和应用软件开发两方面。系统软件方面主要是ARM的BootLoader和嵌入式Linux的分析及移植;应用软件方面包含终端ARM平台嵌入式温度采集和视频采集软件设计,数据发送程序,监控中心程序设计三个部分。
上传时间: 2013-04-24
上传用户:mingaili888
工业控制已从单机控制走向集中监控、集散控制,如今已进入网络时代,工业控制器连网也为网络管理提供了方便。Modbus就是工业控制器的网络协议中的一种。一、Modbus 协议简介 Modb
上传时间: 2013-06-10
上传用户:断点PPpp
智能家庭信息系统是集自动化、计算机、通信技术于一体的“3C”系统,它将各种家电产品结合成一个有机整体,实现了对家电设备进行集中或异地控制和管理,以及能够与外界进行信息交互,以控制终端为突破口作为对家庭信息系统的研究,将有可能在以后的竞争中占据制高点,取得良好的经济和社会效益。 本课题开发的智能家庭信息系统是以实际项目为背景,对基于网络的嵌入式家庭信息系统进行了研究。通过对传统智能家居的特点进行分析,指出了目前市场上的智能家居系统的局限性,提出了基于短距无线网络的现代智能家居系统是将来的发展趋势。 接着对智能家居控制的系统构架以及相关关键技术进行了分析和比较,指出基于IEEE802.15.4的ZigBee技术是目前最适合无线家居控制系统的无线标准,并对该标准进行了深入研究。 论文充分考虑到家庭信息化网络的现状和家庭内部各信息家电的互连、集中控制、远程访问与控制的需求,以及低成本实现的实际需要,及设备互连对传输带宽和使用灵活性等特点的需要,设计了以无线ZigBee技术组成家庭网络体系总体结构,避免了在家庭内部布线的缺陷,且满足了功耗低,成本低,网络容量大等要求。 设计了新型无线通讯模块,该模块主控芯片采用8位低功耗微控制器ATMEGA64及CHIPCON公司推出的首款符合2.4 GHZ IEEE802.15.4标准的射频收发器CC2420来实现ZigBee模块,它可以降低无线通讯的成本和提高无线通讯的可靠性,可以单独使用,也可以嵌入其它设备。 论文采用了免费、公开的linux操作系统,并给出了在Linux上的开发流程。 最后,论文具体分析了无线ZigBee协议、ZigBee组网技术以及它们在将来的广泛应用。深入地研究了HTTP超文本传输协议,设计了远程客户端访问和控制家用电器的界面,并给出了部分软件设计流程图。
上传时间: 2013-04-24
上传用户:agent
随着经济与科技的发展,人们对住宅小区提出了智能化的要求:一方面住户要求能够远程监视家庭环境和控制家电设备;另一方面,小区管理人员要求实现对小区事务的统一管理。计算机、通信和ARM嵌入式技术为小区的智能化提供了有力的技术支持。 本文来源于实验室与日本NTT公司合作的智能家居项目,提出一种基于ARM-Linux平台的小区智能监控系统的实现方案。系统包括小区网关、家庭中继器和家庭传感器/开关设备三部分。家庭中继器通过RS485总线连接家庭内部各种传感器和开关设备组成家庭内部通信网,中继器可以在家庭内部网中集中采集传感器数据和控制家电开关设备。小区网关通过Ethernet连接各家庭中继器组成小区局域网,它可以统一管理所有家庭中继器和家庭设备。用户可以通过Internet访问小区网关的Web服务器来查看家庭内部传感器信息或发送操作指令来远程控制家电开关设备,小区管理人员也可以通过小区网关的服务器发布小区管理信息。从而,实现家庭监控和小区管理的智能化。 本文主要工作包括:家庭中继器的硬件设计、系统软件移植和应用软件设计;小区网关的软件设计;家庭内通信网与小区局域网的组网以及在通信网络中采用的通信协议的设计。通过对实验室原型系统的实验与测试,证明小区智能监控系统能够良好运行。
上传时间: 2013-07-27
上传用户:zxc23456789
船舶机舱中集中了船上大部分的设备装置的仪表,是船舶航运的关键部分,随着网络、通讯技术以及电子制造工艺水平的快速发展,现代化船舶自动化程度越来越高,机舱的环境和自动监控水平也得到大大的提高。但由于某些仪器仪表并没有提供与计算机进行数据通信的接口,为了要实现检测自动化,需要利用数字图像处理技术来实现仪器仪表读数的高速自动识别。 传统的CCD图像采集系统具有速度慢、功能简单、体积大、功耗大等特点,不能满足日益发展的机器视觉应用的需要,尤其是在一些新型应用领域比如嵌入式视觉、智能监控方面的需要。本文利用ARM7的S3C44BOX处理器和CMOS图像传感器件设计并完成了一个数字图像采集系统。系统充分考虑了ARM技术与CMOS图像传感技术的优势及特点,把图像采集和图像处理识别功能集中在一个模块实现,具有功能丰富、处理能力强、接口灵活和扩展方便等优点。系统的特色为:构建了基于S3C44BOX的图像采集的硬件平台;研究并移植了引导程序Bootloader和操作系统uClinux;实现了实时多任务的处理,从而大幅提高系统的管理能力。 本论文研究如何使用低成本的CMOS图像传感器构建一个嵌入式图像识别系统的设计和解决方案。这种图像采集系统带图像采集、识别、存储、显示等功能,体积很小,可做在一块电路板上。除了可以做为单独的图像数据识别设备之外,也可以直接做为其它应用系统的一个智能集成部件使用。
上传时间: 2013-05-26
上传用户:cursor
数字电视技术和超大规模深亚微米的系统级芯片设计技术是当前信息产业中最受关注的两个方向。它们的交叉就是数字电视应用中的一系列系统级芯片和超深亚微米专用集成电路。其中信道处理系统及其相关芯片更是集中了数字信号处理前向纠错编解码等数字电视传输的核心技术,成为设计和开发整个数字电视系统的关键之一。数字高清晰度电视(Digital HDTV)做为第三代电视标准,已成为当今世界高技术竞争的焦点,本文正是从这个交叉点上出发对DVB-H(Digital Video Broadcasting-Handheld)标准中所涉及的信道编码和调制部分进行了研究,重点分析了信道内编码部分的硬件优化实现。本项目完成了DVB-H传输系统信道编码的FPGA硬件设计和实现,系统所有FPGA硬件电路设计采用了Veillog HDL语言编写。同时对清华大学数字电视地面传输标准DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的关键技术做了研究,与DVB标准中的相关技术做了对比。 本文首先对DVB.H以及COFDM的相关理论进行介绍和研究。然后针对DVB-H信道编码调制器中的部分核心算法的FPGA设计和实现进行了详细的研究工作,包括外编码、内编码(卷积删余)、内交织(包括比特交织和符号交织)、星座映射、帧形成、OFDM调制的部分设计等。相应地对DVB-H信道解码解调器中的部分算法的FPGA设计的研究工作做了描述,包括符号解交织和比特解交织。同时对清华大学数字电视地面传输标准DMB-T外接收机中频域和时域解交织模块的FPGA设计实现做了描述。 笔者在项目中完成的主要工作有: (1)与项目组成员合作制定系统框架,划分模块。 (2)对所负责的模块,包括外编码、内编码(卷积删余)、内交织(包括比特交织和符号交织)、星座映射、帧形成、OFDM调制的算法进行研究并加以优化,建立软件仿真模型,进行FPGA设计,仿真和实现。
上传时间: 2013-06-10
上传用户:rockjablew
由于信道中存在干扰,数字信号在信道中传输的过程中会产生误码.为了提高通信质量,保证通信的正确性和可靠性,通常采用差错控制的方法来纠正传输过程中的错误.本文的目的就是研究如何通过差错控制的方法以提高通信质量,保证传输的正确性和可靠性.重点研究一种信道编解码的算法和逻辑电路的实现方法,并在硬件上验证,利用码流传输的测试方法,对设计进行测试.在以上的研究基础之上,横向扩展和课题相关问题的研究,包括FPGA实现和高速硬件电路设计等方面的研究. 纠错码技术是一种通过增加一定的冗余信息来提高信息传输可靠性的有效方法.RS码是一种典型的纠错码,在线性分组码中,它具有最强的纠错能力,既能纠正随机错误,也能纠正突发错误.在深空通信,移动通信以及数字视频广播等系统中具有广泛的应用,随着RS编码和解码算法的改进和相关的硬件实现技术的发展,RS码在实际中的应用也将更加广泛. 在研究中,对所研究的问题进行分解,集中精力研究课题中的重点和难点,在各个模块成功实现的基础上,成功的进行系统组合,协调各个模块稳定的工作. 在本文中的EDA设计中,使用了自顶向下的设计方法,编解码算法每一个子模块分开进行设计,最后在顶层进行元件例化,正确实现了编码和解码的功能. 本文首先介绍相关的数字通信背景;接着提出纠错码的设计方案,介绍RS(31,15)码的编译码算法和逻辑电路的实现方法,RTL代码编写和逻辑仿真以及时序仿真,并讨论了FPGA设计的一般性准则以及高速数字电路设计的一些常用方法和注意事项;最后设计基于FPGA的硬件电路平台,并利用静态和动态的方法对编解码算法进行测试. 通过对编码和解码算法的充分理解,本人使用Verilog HDL语言对算法进行了RTL描述,在Altera公司Cyclone系列FPGA平台上面实现了编码和解码算法. 其中,编码的最高工作频率达到158MHz,解码的最高工作频率达到91MHz.在进行硬件调试的时候,整个系统工作在30MHz的时钟频率下,通过了硬件上的静态测试和动态测试,并能够正确实现预期的纠错功能.
上传时间: 2013-07-01
上传用户:liaofamous