针对不同的局域网,提出一种通用的实时视频传输的解决方案。在使用Divx编解码的基础上,提出了从压缩、组帧、发送到接收、解压整个流程的思想,具体实施方案和VC++实现核心源代码以及传输控制策略,有效地保证了高质量的实时视频传输。
上传时间: 2013-12-01
上传用户:tzl1975
主要原理是应用数据链路层帧结构的知识与文件访问控制的方法,实现解析包含有多个已封装好的Ethernet帧的文件的功能。
上传时间: 2016-08-19
上传用户:牛布牛
处理整帧数据的FIFO的巧妙控制设计,能给大家一个参考
上传时间: 2014-03-04
上传用户:顶得柱
介绍以太网的帧协议和以太网控制芯片的结构特性; 介绍单片机控制实现以太网通讯的硬件设计方案; 采用C语言实现并进行了系统的调试与验证。
上传时间: 2014-01-08
上传用户:6546544
通信领域的主导技术有两种:用于内部商业通信的局域网(LAN)中的以太网(Ethernet)和广域网(WAN)中的SDH(SynchronousDigitalHierarchy)。因为在SDH网络上不直接支持以太网,当企业(客户)间需要彼此通信或企业(客户)内需要将其总部与分部连至同一LAN网时互连问题便应运而生。 该研究课题的目的是研究在EoS(EthernetoverSDH)实现过程中存在的技术难题和协议实现的复杂性,提出一种简单、快速、高效的协议实现方法。主要关注的是EoS系统中与协议帧映射相关的关键技术,例如:自定义帧结构、帧定位、全数字锁相技术、流量控制技术等,最终完成EoS中这些关键技术模块的设计。 该课题简单分析EoS系统相关协议帧结构及EoS系统的原理,阐述了FPGA技术的实现方法,重点在于利用业界最先进的EDA工具实现EoS系统中帧映射技术。系统中采用一种简化了的点对点实现方案,对以太网的数据帧直接进行HDLC帧格式封装,采用多通道的E1信道承载完整的HIDLC帧方式将HDLC帧映射到E1信道中,然后采用单通道承载多个完整的E1帧方式将E1映射到SDH信道中,从而把以太网帧有效地映射到SDH的负荷中,实现“透明的局域网服务”。这对在现有的SDH传输设备上承载以太网,开发实现以太网的广域连接设备,将会具有重要的意义。
上传时间: 2013-04-24
上传用户:bugtamor
显示技术被定义为新世纪世界朝阳产业之一。几十年来,LED显示技术成为一项使用最广泛和最普及的技术,由于其极高的性价比、高亮度、主动发光等特性,使得LED构成的大屏幕已经被广泛的应用于车站、码头、广场等各种场合以及各企事业单位,成为各单位、部门很好的信息发布与交流工具。传统的显示技术以简单的8位或者16位单片微控制器为核心,其运算速度、内存容量、存储空间和通讯方式等方面存在着很大的局限性,很难实现高难度图文动态特技显示和高灰度级显示,并且无法满足信息容量大和处理速度很高的场所。 本文在分析LED显示控制原理、灰度级实现以及彩色显示实现原理的基础上,制定了ARM+FPGA的LED点阵显示控制方案,采用三星公司S3C2410芯片上的LCD显示接口,设计了显示数据重组、非线性占空比γ反校正等逻辑,结合FPGA技术实现了高性能的LED点阵显示控制;同时研究了嵌入式Linux操作系统,在实验基础上详细论述基于Linux操作系统的帧缓存设备模块加载模式下的控制技术,并开发基于ARM平台的LED显示屏播放以及管理应用程序。 本文的创新之处在于提出并系统研究了改善LED显示效果的数据重组技术以及非线性占空比下的γ反校正技术,并通过软硬件调试系统达到预期显示效果。
上传时间: 2013-04-24
上传用户:xymbian
信息化社会的到来以及IP技术的兴起,正深刻的改变着电信网络的面貌以及未来技术发展的走向。无线通信技术的发展为实现数字化社区提供了有力的保证。而视频通信则成为多媒体业务的核心。如何在环境恶劣的无线环境中,实时传输高质量的视频面临着巨大的挑战,因此这也成为人们的研究热点。 对于无线移动信道来说,网络的可用带宽是有限的。由于多径、衰落、时延扩展、噪声影响和信道干扰等原因,无线移动通信不仅具有带宽波动的特点,而且信道误码率高,经常会出现连续的、突发性的传输错误。无线信道可用带宽与传输速率的时变特性,使得传输的可靠性大为降低。 视频播放具有严格的实时性要求,这就要求网络为视频的传输提供足够的带宽.有保障的延时和误码率。为了获得可接受的重建视频质量,视频传输至少需要28Kbps左右的带宽。而且视频传输对时延非常敏感。然而无线移动网络却无法提供可靠的服务质量。 基于无线视频通信面临的挑战,本文在对新一代视频编码国际标准H.264/AVC研究的基础上,主要在提高其编码效率和H.264的无线传输抗误码性能,以及如何在嵌入式环境下实现H.264解码器进行了研究。 结合低码率和帧内刷新,提出一种针对感兴趣区的可变帧内刷新方法。实验表明该方法可以使用较少的码率对感兴趣区域进行更好的错误控制,以提高区域图像质量,同时能根据感兴趣区及信道的状况自动调整宏块刷新数量,充分利用有限的码率。 为了有效的平衡编码效率和抗误码能力的之间的矛盾,笔者提出了一种自适应FMO(Flexible Macroblock Order)编码方法,可根据图像的复杂度自适应地选择编码所需的FMO模式。仿真结果表明这种FMO编码方式完全可行,且在运动复杂度频繁变化时效果更加明显,完全可应用在环境恶劣的无线信道中。 在对嵌入式PXA270硬件结构和X264研究的基础上,基本实现了基于H.264的嵌入式解码,在PXA270基础上进行环境的配置,定制WirtCE操作系统,并编译、产生开发所用的SDK和下载内核到目标机。利用开发工具EVC实现在PC机上的实时开发和在线仿真调试,最终实现了对无差错H.264码流实时解码。
上传时间: 2013-06-18
上传用户:也一样请求
高级数据链路控制规程,是由ISO开发,面向比特的数据链路层协议,具有差错检测功能强大、高效和同步传输的等特点,是通信领域中应用最广泛的协议之一。随着大规模电路的集成度和工艺水平不断提高,ARM处理器上的高级数据链路控制器外设,几乎涵盖了HDLC规程常用的大部分子集。利用ARM芯片对HDLC通信过程进行控制,将具有成本低廉、灵活性好、便于扩展为操作系统下的应用程序等优点。本文在这一背景下,提出了在ARM下实现链路层传输的方案,在方案中实现了基于HDLC协议子集的简单协议。 本文以嵌入式的高速发展为背景,对基于ARM核微处理器的链路层通信规程进行研究,阐述了HDLC帧的结构、特点和工作原理,提出了在ARM芯片上实现HDLC规程的两种方法,同时给出其设计方案、关键代码和调试方法。其中,重点对无操作系统时中断模式下,以及基于操作系统时ARM芯片上实现HDLC规程的方法进行了探讨设计。
标签: ARM 高级数据链路控制规程
上传时间: 2013-08-04
上传用户:时代将军
自90年代以来,LED显示屏的设计制造和应用水平得到日益提高,LED显示屏经历了从单色、双色图文显示屏,到图像显示屏,一直到今天的全彩色视频显示屏的发展过程。在此发展过程中,无论在器件的性能(超高亮度LED显示屏及蓝色发光二极管等)和系统组成(计算机化的全动态显示系统)等方面都取得了长足的进步。 LED显示屏相比与其它的平板显示器,有其独特的优越性,比如:可靠性高、使用寿命长、环境适应能力强、性价比高且成本低等特点,且随着全彩屏显示技术的日益完善,使得LED显示屏在许多场合得到广泛的应用。 本文详细介绍了利用DVI接口作为视频LED显示屏数据源,利用查表的方法实现伽玛矫正的实现方案和实现4096级灰度的LED视频显示屏控制系统的设计原理。通过对等长时间实现4096级灰度方案的分析,得到此方案在系统速度和显示屏的亮度上存在的局限,提出采用变长时间和消影时间相结合的方案实现4096级灰度的方案及实现,这是在提高硬件成本以获得成本,速度和亮度的折中。在此基础上,提出了用脉冲打散输出的方法改善LED显示屏显示效果,并探讨了低帧频无闪烁LED全彩屏的实现方法;对一些可以提高LED显示屏系统技术的新技术展开讨论,为今后的动态全彩色LED显示屏具体实现打下坚实的理论基础。
上传时间: 2013-04-24
上传用户:793212294
H.264视频编解码标准以其高压缩比、高图像质量、良好的网络适应性等优点在数字电视广播、网络视频流媒体传输、视频实时通信等许多方面得到了广泛应用。提高H.264帧内预测的速度,对于实时性要求较高的场合具有重大的意义。为此,论文在总结国内外相关研究的基础上,针对H.264帧内预测的软件实现具有运算量大、实时性差等缺点,提出了一种基于FPGA的高并行、多流水线结构的帧内预测算法的硬件实现。 论文在详细阐述H.264帧内预测编码技术的基础上,分析了17种预测模式算法,通过Matlab仿真建模,直观地给出了预测模式的预测效果,并在JM12.2官方验证平台上测试比较各种预测模式对编码性能的影响,以此为根据对帧内预测模式进行裁剪。接着论文提出了基于FPGA的帧内预测系统的设计方案,将前段采集剑的RGB图像通过色度转换模块转换成YCbCr图像,存入片外SDRAM中,控制模块负责读写数掘送入帧内预测模块进行处理。帧内预测模块中,采用一种并行结构的可配置处理单元,即先求和再移位最后限幅的电路结构,来计算各预测模式下的预测值,极大地减小了预测电路的复杂度。针对预测模式选择算法,论文采用多模式并行运算的方法,即多个结构相同的残差计算模块,同时计算各种预测模式对应的SATD值,充分发挥FPGA高速并行处理的能力。其中Hadamard变换使用行列分离的变换方法,采用蝶形快速变换、流水线设计提高硬件的工作效率。最后,论文设计了LCD显示模块直观地显示所得到的最佳预测模式。 整个帧内预测系统被划分成多个功能模块,采用层次化、模块化的设计思想,并采用流水线结构和乒乓操作来提高系统的并行性、运行速度和总线利用率。所有模块用Verilog语言设计,由Modelsim仿真和集成开发环境ISE9.1综合。仿真与综合结果表明,系统时钟频率最高达到106.7MHz。该设计在完成功能的基础上,能够较好地满足实时性要求。论文对于研究基于FPGA的H.264视频压缩编码系统进行了有益的探索,具有一定的实用价值。
上传时间: 2013-07-21
上传用户:ABCD_ABCD