虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

带隙基准源

带隙基准源,简称“带隙”。提供基准电压或基准电流的电路。具有与工艺、温度变化等几乎无关的优点,广泛用于高精度的比较器、数据转换器及其他模拟集成电路中。[1]
  • FPGA软硬件性能基准测试的研究

    现场可编程门阵列FPGA具有性能好、规模大、可重复编程、开发投资小等优点,在现代电子产品中应用得越来越广泛。随着微电子技术的高速发展,成本的不断下降,FPGA正逐渐成为各种电子产品不可或缺的重要部件。 FPGA软件复杂的设置和不同的算法、FPGA硬件多样的结构和丰富的功能、各个厂商互不兼容的软硬件等差异,都不仅使如何挑选合适的软硬件用于产品设计成为FPGA用户棘手的问题,而且使构造一个精确合理的FPGA软硬件性能的测试方法变得十分复杂。 基准测试是用一个基准设计集按照统一的测试规范评估和量化目标系统的软件或硬件性能,是目前计算机领域应用最广泛、最主要的性能测试技术。 通过分析影响FPGA软硬件性能基准测试的诸多因素,比如基准设计的挑选、基准设计的优化,FPGA软件的设置和约等,本文基于设计和硬件分类、优化策略分类的基准测试规范,提出了一组详尽的度量指标。 基准测试的规范如下,首先根据测试目的配置测试环境、挑选基准设计和硬件分类,针对不同的FPGA软硬件优化基准设计,然后按照速度优先最少优化、速度优先最大优化、资源和功耗优先最少优化、资源和功耗优先最大优化四种优化策略分别编译基准设计,并收集延时、成本、功耗和编译时间这四种性能数据,最后使用速度优先最少优化下的性能集、速度优先最少优化性能集、资源和功耗优先最少优化下的性能集、资源和功耗优先最大优化下的性能集、速度优先最少和最大优化之间性能集的差、速度优先最少优化下性能集的比较等十个度量指标量化性能,生成测试报告。 最后,本基准测试规范被应用于评估和比较Altera和Xilinx两厂商软硬件在低成本领域带处理器应用方面的性能。

    标签: FPGA 软硬件 性能 基准测试

    上传时间: 2013-04-24

    上传用户:zhangyi99104144

  • 基于DDSFPGA的多波形信号源的研究

    直接数字合成(DDS)技术采用全数字的合成方法,所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生任意波形等诸多优点。本文研究的是一种基于DDS/FPGA的多波形信号源系统,其中,DDS技术是其核心技术。DDS可以精确地控制合成信号的三个参量:幅度、相位以及频率,因此利用DDS技术可以合成任意波形。但因其数字化合成的固有特点,使其输出信号中存在大量杂散信号。杂散信号的主要来源是:相位截断带来的杂散信号;幅度量化带来的杂散信号;DAC的非线性特性带来的杂散信号。这些杂散信号严重影响了合成信号的频谱纯度。因此抑制这些杂散信号是提高合成信号谱质的关键。 本文在研究各种抑制DDS杂散技术的基础上,提出了中和加扰技术,这可以在很大程度上减小杂散对DDS输出信号谱质的影响。 EP1S808956C6是一款高性能的FPGA芯片,其超强的数据处理能力十分适合应用于DDS多波形信号源的开发。在QuartusⅡ平台下运用Verilog HDL语言和原理图设计可以很方便地应用各种抑制杂散信号的方法来提高输出信号的谱质。 结合高速DDS技术和FPGA两者的优点,本文设计了一种基于DDS/FPGA的多波形信号源,它能完成正弦波、余弦波、三角波、锯齿波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多种信号。使得所设计的信号源可以适应多种不同的工作环境,给工作带了方便。

    标签: DDSFPGA 多波形 信号源

    上传时间: 2013-07-27

    上传用户:sc965382896

  • stm32 lcd 示波器源码

    IAR的proj。 主控芯片stm32,实现示波器功能,带lcd显示的源码

    标签: stm lcd 32 示波器

    上传时间: 2013-06-10

    上传用户:lw4463301

  • 有源滤波器原理ppt

    有源滤波器实际上是一种具有特定频率响应的放大器。它是在运算放大器的基础上增加一些R、C等无源元件而构成的。 通常有源滤波器分为: 低通滤波器(LPF) 高通滤波器(HPF) 带通滤波器(BPF) 带阻滤波器(BEF) 它们的幅度频率特性曲线如图13.01所示。

    标签: 有源 滤波器原理

    上传时间: 2013-06-25

    上传用户:hxy200501

  • ARM7仿真源码

    ARM7仿真源码,原理图,带UCOSII的系统哦,,,好几个啊。。。。。。。。。。。。。。。

    标签: ARM7 仿真 源码

    上传时间: 2013-09-25

    上传用户:shen1230

  • 一种带振幅调节的晶体振荡器

    设计了一种带振幅控制的晶体振荡器,用于32 768 Hz的实时时钟。振幅调节环采用源接地振荡器形式来得到高的频率稳定性和低的功耗。使用MOS管电阻有效的减小了版图面积。电路在0.35 μm、5 V CMOS工艺上实现,仿真和测试结果都能满足设计要求。

    标签: 振幅 调节 晶体振荡器

    上传时间: 2013-11-10

    上传用户:maricle

  • 带有增益提高技术的高速CMOS运算放大器设计

    设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。

    标签: CMOS 增益提高 运算 放大器设计

    上传时间: 2014-12-23

    上传用户:jiiszha

  • 抑制同步开关噪声的新颖电磁带隙结构

    文中提出了一种应用于印刷电路板的新颖二维电磁带隙(MS-EBG)结构,其单位晶格由折线缝隙组合与正方形贴片桥接构成,以抑制同步开关噪声。结果表明,抑制深度为-30 dB时,与传统L-bridged EBG结构比较,新EBG结构的阻带宽度增加1.3 GHz,相对带宽提高了约10%,能够有效抑制0.6~5.9 GHz的同步开关噪声。

    标签: 同步开关噪声 电磁 带隙结构

    上传时间: 2013-11-07

    上传用户:qimingxing130

  • 运放中恒流源电路分析方法

    运放电路中的恒流源电路分析方法 普通镜像恒流源、多集电极恒流源、高精度镜像恒流源、高内阻恒流源和镜像微恒流源电路,以及恒流源电路输出电阻的计算等。   分析恒流源电路的方法是:         (1)确定恒流源电路中的基准晶体管或场效应管;         (2) 计算或确定基准电流;  &nbbsp;       (4)绘制恒流部分的交流通路,确定恒流源的内阻。         由于恒流源的内阻较大,计算恒流源内阻时不能忽略三极管集电极与发射极之间,或场效应管漏极与源极之间的动态电阻

    标签: 运放 恒流源电路 分析方法

    上传时间: 2013-10-09

    上传用户:gxmm

  • 基于C51的点阵时钟显示仿真电路和源码

    基于C51带温度,实时时钟的点阵显示仿真电路和源码

    标签: C51 点阵 时钟显示 仿真电路

    上传时间: 2013-12-14

    上传用户:qb1993225