虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

带锁扣XH

  • XS128之锁相环PLL

    XS128之锁相环PLL

    标签: 128 PLL XS 锁相环

    上传时间: 2013-12-20

    上传用户:ywqaxiwang

  • 锁存器和触发器知识

    锁存器和触发器原理

    标签: 锁存器 触发器

    上传时间: 2013-12-30

    上传用户:chenbhdt

  • 基于新型CCCII电流模式二阶带通滤波器设计

    针对传统第二代电流传输器(CCII)电压跟随不理想的问题,提出了新型第二代电流传输器(CCCII)并通过采用新型第二代电流传输器(CCCII)构成二阶电流模式带通滤波器,此滤波器只需使用2个电流传输器和2个电容即可完成设计。设计结构简单,其中心频率可由电流传输器的偏置电流控制。利用HSpice软件仿真分析并验证了理论设计的准确性和可行性。

    标签: CCCII 电流模式 二阶 带通滤波器设计

    上传时间: 2013-11-15

    上传用户:jqy_china

  • 横向Ka波段波导微带探针过渡的设计和优化

    介绍了一种横向Ka波段宽带波导-微带探针过渡的设计,基于有限元场分析软件Ansoft HFSS对该类过渡的设计方法进行了研究。最后给出了Ka波段内的优化数据。仿真结果表明,该宽带波导-微带探针过渡在26.5G~40 GHz内插入损耗小于0.065 dB,达到了设计目标。

    标签: Ka波段 波导 微带探针

    上传时间: 2014-05-27

    上传用户:gxy670166755

  • 窄带带通滤波器设计实例

    为了解决声表面波滤波器插损太大,造成有用信号衰减严重,弥补插损又会引起底部噪声抬高的问题。该文设计了一种用LC集总元件实现的窄带带通滤波器,其特点是插入损耗小,成本低,带外衰减大,较好解决了因声表面波滤波器插损大而引起的一系列问题,不会引起通道底部噪声的抬高。仿真结果证明了该设计方案的可行性。

    标签: 窄带 带通滤波器 设计实例

    上传时间: 2013-11-18

    上传用户:13517191407

  • 基带成形滤波器的数字设计与实现

     根据基带成型滤波器的工作原理,文中设计出了一种基带成型滤波器的数字实现方案。该方案首先运用MATALB仿真工具得到信号基带成型后的仿真数据,并将仿真数据存储在FPGA中,然后通过查表操作实现了数字基带成型滤波器的功能。文中还给出了通过MODELSIM得到的信号基带成型后的仿真结果,仿真结果表明,由该方案所设计的基带成型滤波器可以很好地完成通信系统中信号的成型特性。

    标签: 基带成形滤波器 数字设计

    上传时间: 2013-11-09

    上传用户:563686540

  • 74HC573锁存器与74HC373

    74HC573锁存器与74HC373

    标签: 74 HC 573 373

    上传时间: 2013-11-12

    上传用户:小宝爱考拉

  • 锁相环(PLL)基本原理

    锁相环是一种反馈系统,其中电压控制振荡器(VCO)和相位比较器相互连接,使得振荡器可以相对于参考信号维持恒定的相位角度。锁相环可用来从固定的低频信号生成稳定的输出高频信号等。

    标签: PLL 锁相环

    上传时间: 2013-11-22

    上传用户:waixingren

  • 锁相环技术及CD4046的结构和应用

    叙述了锁相环的应用及其结构特点, 较详细地介绍了锁相集成电路CD4046的结构特点和应用。

    标签: 4046 CD 锁相环技术

    上传时间: 2013-10-27

    上传用户:gxm2052

  • 平行耦合微带线带通滤波器的设计

    平行耦合微带线带通滤波器在微波电路系统中广泛应用。为了提高带通滤波器性能,缩短设计周期,采用奇偶模原理分析与ADS(Advanced Design System)仿真相结合的方法,设计出一个中心频率为2.5 GHz,相对带宽为10%的平行耦合微带线带通滤波器。进一步优化参数,得到电路版图。最终结果证明,这种方法具有设计周期短、可靠性高的特点,且各项参数满足设计要求。

    标签: 平行耦合 带通滤波器 微带线

    上传时间: 2013-10-12

    上传用户:jrsoft