项目的研究内容是对硅微谐振式加速度计的数据采集电路开展研究工作。硅微谐振式加速度计敏感结构输出的是两路差分的频率信号,因此硅微谐振式加速度计数据采集电路完成的主要任务是测出两路频率信号的差值。测量要求是:实现10ms内对中心谐振频率为20kHz、标度因数为100Hz/g、量程为±50g、分辨率为1mg的硅微谐振式加速度计输出的频率信号的测量,等效测量误差为±1mg。电路的控制核心为单片机,具有串行接口以便将测量结果传送给PC机从而分析、保存测量结果。\\r\\n按研究内容设计了软硬件。软件采用多周期同步法
上传时间: 2013-08-11
上传用户:csgcd001
本书详细介绍了基于CPLD_FPGA的嵌入式系统设计过程。使用超星浏览器阅读
上传时间: 2013-08-11
上传用户:cursor
基于ARM 微控制器配置FPGA 的实现\r\n摘 要:介绍了基于ARM 内核的ATMEL AT91FR4081 微控制器以J TAG 的ISP 方式配置XILINX\r\nXC2S150PQ208 FPGA 的实现过程。这是一种灵活和经济的FPGA 的配置方法。介绍了ISP 和J TAG 的原\r\n理、系统实现的流程、硬件电路设计、J TAG 驱动算法的实现和配置时间的测试结果。
标签: XILINXFPGA ATMEL 4081 JTAG
上传时间: 2013-08-15
上传用户:gououo
FPGA设计流程:全面了解fpga的开发过程
上传时间: 2013-08-15
上传用户:wanghui2438
这是一本介绍FPGA设计过程中关键问题的资料书,对参加面试或工程设计有一定帮助
上传时间: 2013-08-18
上传用户:wangdean1101
目前在单片机的教学过程中,Labcenter Electronics 推出的 EDA 软件 Proteus(普罗特斯)已越来越\r\n受到重视,并被提倡应用于单片机数字实验室的构建之中。Proteus 是一款功能较为全面的电子设计自动\r\n化软件,它不但可用于 PCB 设计以及模拟和数字电路仿真分析,还可应用于单片机及其外围电路的仿\r\n真,支持的微处理器芯片(Microprocessors ICs)包括 8051 系列、AVR 系列、PIC 系列、HC11 系列、\r\nARM7/LPC2000 系
上传时间: 2013-08-27
上传用户:源弋弋
详细描述了在FPGA/CPLD设计过程中应注意的地方,和如何提高设计效率,对FPGA设计者有很好的帮助
上传时间: 2013-08-29
上传用户:wfeel
文中给出了使用cpld设计数字系统的完全过程,希望对初学者有所帮助
上传时间: 2013-08-30
上传用户:shfanqiwei
cadence的仿真过程,很详细,cadence的仿真过程,很详细,cadence的仿真过程,很详细
上传时间: 2013-09-05
上传用户:ydd3625
该工程文件实现ARM系统中CPLD的逻辑工作,起到外围资源的逻辑地址译码功能
上传时间: 2013-09-05
上传用户:zcs023047