虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

层的性能

  • 有机电致发光显示器件新型封装技术及材料的研究.rar

    有机发光显示器件(OrganicLight-EmittingDiodes,OLEDs)作为下一代显示器倍受关注,它具有轻、薄、高亮度、快速响应、高清晰度、低电压、高效率和低成本等优点,完全可以媲美CRT、LCD、LED等显示器件。作为全固化显示器件,OLED的最大优越性是能够与塑料晶体管技术相结合实现柔性显示,应用前景非常诱人。OLED如此众多的优点和广阔的商业前景,吸引了全球众多研究机构和企业参与其研发和产业化。然而,OLED也存在一些问题,特别是在发光机理、稳定性和寿命等方面还需要进一步的研究。要达到这些目标,除了器件的材料,结构设计外,封装也十分重要。 本论文的主要工作是利用现有的材料,从绿光OLED器件制作工艺、发光机理,结构和封装入手,首先,探讨了作为阳极的ITO玻璃表面处理工艺和ITO玻璃的光刻工艺。ITO表面的清洁程度严重影响着光刻质量和器件的最终性能;ITO表面经过氧等离子处理后其表面功函数增大,明显提高了器件的发光亮度和发光效率。 其次,针对光刻、曝光工艺技术进行了一系列相关实验,在光刻工艺中,光刻胶的厚度是影响光刻质量的一个重要因素,其厚度在1.2μm左右时,光刻效果理想。研究了OLED器件阴极隔离柱成像过程中的曝光工艺,摸索出了最佳工艺参数。 然后采用以C545T作为绿光掺杂材料制作器件结构为ITO/CuPc(20nm)/NPB(100nm)/Alq3(80nm):C545T(2.1%掺杂比例)/Alq3(70nm)/LiF(0.5nm)/Al(1,00nm)的绿光OLED器件。最后基于以上器件采用了两种封装工艺,实验一中,在封装玻璃的四周涂上UV胶,放入手套箱,在氮气保护气氛下用紫外冷光源照射1min进行一次封装,然后取出OLED片,在ITO玻璃和封装玻璃接口处涂上UV胶,真空下用紫外冷光源照射1min,固化进行二次封装。实验二中,在各功能层蒸镀完成后,又在阴极的外面蒸镀了一层薄膜封装层,然后再按实验一的方法进行封装。薄膜封装层的材料分别为硒(Se)、碲(Te)、锑(Sb)。分别对两种封装工艺器件的电流-电压特性、亮度-电压特性、发光光谱及寿命等特性进行了测试与讨论。通过对比,研究发现增加薄膜封装层器件的寿命比未加薄膜封装层器件寿命都有所延长,其中,Se薄膜封装层的增加将器件的寿命延长了1.4倍,Te薄膜封装层的增加将器件的寿命延长了两倍多,Sb薄膜封装层的增加将器件的寿命延长了1.3倍,研究还发现薄膜封装层基本不影响器件的电流-电压特性、色坐标等光电性能。最后,分别对三种薄膜封装层材料硒(Se)、碲(Te)、锑(Sb)进行了研究。

    标签: 机电 发光 显示器件

    上传时间: 2013-07-11

    上传用户:liuwei6419

  • 基于先进控制方法的永磁同步电机性能优化.rar

    在实际应用中,对永磁同步电机控制精度的要求越来越高。尤其是在机器人、航空航天、精密电子仪器等对电机性能要求较高的领域,系统的快速性、稳定性和鲁棒性能好坏成为决定永磁同步电机性能优劣的重要指标。传统电机系统通常采用PID控制,其本质上是一种线性控制,若被控对象具有非线性特性或有参变量发生变化,会使得线性常参数的PID控制器无法保持设计时的性能指标;在确定PID参数的过程中,参数整定值是具有一定局域性的优化值,并不是全局最优值。实际电机系统具有非线性、参数时变及建模过程复杂等特点,因此常规PID控制难以从根本上解决动态品质与稳态精度的矛盾。永磁同步电机是典型的多变量、参数时变的非线性控制对象。先进控制方法(诸如智能控制、优化算法等)研究应用的发展与深入,为控制复杂的永磁同步电机系统开辟了崭新的途径。由于先进控制方法摆脱了对控制对象模型的依赖,能够在处理不精确性和不确定性问题中有可处理性、鲁棒性,因而将其引入永磁同步电机控制已成为一个必然的趋势。本文根据系统实现目标的不同,选取相应的先进控制方法,并与PID控制相结合,对永磁同步电机各方面性能进行有针对性的优化,最终使其控制精度得到显著的提高。为达到对永磁同步电机进行性能优化的研究目的,文中首先探讨了正弦波永磁同步电机和方波永磁同步电机的运行特点及控制机理,通过建立数学模型,对相应的控制系统进行了整体分析。针对永磁同步电机非线性、强耦合的特点,设计了矢量控制方式下的永磁同步电机闭环反馈控制系统。结合常规PID控制,将模糊控制、遗传算法、神经网络和人工免疫等多种先进控制方法应用于永磁同步电机调速系统、伺服系统和同步传动系统的控制器设计中,以满足不同控制系统对电机动、静态性能的要求以及对调速性能或跟随性能的侧重。实验结果表明,采用先进控制方法的永磁同步电机具有较好的动态性能、抗扰动能力以及较强的鲁棒性能;与传统PID控制相比,系统的控制精度得到了明显提高。研究结果验证了先进控制方法应用于永磁同步电机性能优化的有效性和实用性。

    标签: 先进控制 永磁同步电机 性能优化

    上传时间: 2013-04-24

    上传用户:shinesyh

  • 基于FPGA的OFDM基带系统研究.rar

    近几年来,OFDM(Orthogonal Frequency Division Multiplexing)技术引起了人们的广泛注意,根据这项新技术,很多相关协议被提出来。其中WiMax(Wireless MetropolitanArea Networks)代表空中接口满足IEEE 802.16标准的宽带无线通信系统,IEEE标准在2004年定义了空中接口的物理层(PHY),即802.16d协议。该协议规定数据传输采用突发模式,调制方式采用OFDM技术,传输速率较高且实现方便、成本低廉,已经成为首先推广应用的商业化标准。 本文主要对IEEE802.16d OFDM系统物理层进行研究,并在XILINX公司的Virtexpro II芯片上实现了基带算法。 首先讨论了OFDM基本原理及其关键技术。根据IEEE802.16d OFDM系统的物理层发送端流程搭建了基带仿真链路,利用MATLAB/SIMULINK仿真了OFDM系统在有无循环前缀(CP)、多径数目不同等情况下的性能变化。由于同步算法和信道估计算法计算量都很大,为了找到适合采用FPGA实现的算法,分析了同步误差和不同信道估计算法对接收信号的影响,并结合计算量的大小提出了一种新的联合同步算法,以及得出了LS信道估计算法最适合802.16d系统的结论。 其次,完成了基带发射机和接收机的FPGA硬件电路实现。为了使系统的时钟频率更高,采用了流水线的结构。设计中采用编写Verilog程序和使用IP核相结合的办法,实现了新的联合同步算法,并且通过简化结构,避免了信道估计算法中的繁琐除法。利用ISE9. 2i和Modelsim6.Oc软件平台对程序进行设计、综合和仿真,并将仿真结果和MATLAB软件计算结果相对比。结果表明,采用16位数据总线可达到理想的精度。 最后,采用串口通信的方式对基带系统进行了验证。通过串口通信从功能上表明该系统确实可行。 关键词:IEEE802. 16d; OFDM; 同步;信道估计;基带系统

    标签: FPGA OFDM 基带

    上传时间: 2013-07-31

    上传用户:1757122702

  • 基于FPGA的SATAⅡ协议研究与实现.rar

    现代的计算机追求的是更快的速度、更高的数据完整性和灵活性。无论从物理性能,还是从电气性能来看,现今的并行总线都已出现了某些局限,无法提供更高的数据传输率。而SATA以其传输速率快、支持热插拔、可靠的数据传输等特点,得到各行业越来越多的支持。 目前市场上的SATA IP CORE都是面向IC设计的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上实现SATAⅡ协议,对SATA技术的推广、国内逻辑IP核的发展都有一定的意义。 本文将SATAⅡ协议的FPGA实现划分成物理层、链路层、传输层和应用层四个模块。提出了物理层串行收/发器设计以及物理链路初始化方案。分析了链路层模块结构,给出了作为SATAⅡ链路层核心的状态机的设计。为满足SATAⅡ协议3.0Gbps的速率,采用扩大数据处理位宽的方法,设计完成了链路层的16b/20b编码模块,同时为提高数据传输可靠性和信号的稳定性,分别实现了链路层CRC校验模块和并行扰码模块。在描述协议传输层的模块结构的基础上,给出了作为传输层核心的状态机的设计,并以DMA DATA OUT命令的操作为例介绍了FIS在传输层中的处理过程。完成了命令层协议状态机的设计,并实现了SATAⅡ新增功能NCQ技术,从而使得数据传输更加有效。最后为使本设计应用更加广泛,设计了基于AHB总线的用户接口。 本设计采用Verilog HDL语言对需要实现的电路进行描述,并使用Modelsim软件仿真。仿真结果表明,本文设计的逻辑电路可靠稳定,与SATAⅡ协议定义功能一致。

    标签: FPGA SATA 协议研究

    上传时间: 2013-06-16

    上传用户:cccole0605

  • 基于FPGA的LDPC码的实现.rar

    低密度校验码(LDPC)是一种能逼近Shannon容量限的渐进好码,其长码性能甚至超过了Turbo码。低密度校验码以其迭代译码复杂度低,没有错误平层,码率和码长可灵活改变的优点成为Turbo码强有力的竞争对手。目前,LDPC码已广泛应用于深空通信、光纤通信、卫星数字视频和音频广播等领域,因此LDPC码编译码器的硬件实现已成为纠错编码领域的研究热点之一。 本文在分析LDPC码的基本编码结构基础上,首先研究了LDPC码的随机构造方法,并给出了有效的PEG算法实现方法,重点分析了用环消除(cycle elimination)算法实现的准循环LDPC码的构造。然后对LDPC码的几种不同译码算法进行分析比较,讨论了一种适合硬件实现的译码算法-TDMP算法,并对易于硬件实现的TDMP算法进行了性能仿真,仿真结果表明TDMP算法作为硬件实现的译码算法具有优异的性能优势。最后针对Altera公司的StratixEPIS25 FPGA芯片设计了一个基于TDMP算法的(4096,2048)非规则LDPC码译码器,内部用了4个单校验码译码器并行译1帧数据,3帧同时译码,作者详细介绍了该译码器芯片的设计过程和内部结构和工作流程。

    标签: FPGA LDPC

    上传时间: 2013-05-23

    上传用户:fujun35303

  • 基于FPGA的通用数字化音频处理平台的研究与实现.rar

    目前对数字化音频处理的具体实现主要集中在以DSP或专用ASIC芯片为核心的处理平台的开发方面,存在着并行处理性能差,系统升级和在线配置不灵活等缺点。另一方面现有解决方案的设计主要集中于处理器芯片,而对于音频编解码芯片的关注度较低,而且没有提出过从芯片层到PCB板层的完整设计思路。本文针对上述问题对数字化音频处理平台进行了研究,主要内容包括: 1、提出了基于FPGA的通用音频处理平台,该方案有别于现有的基于MCU、DSP和其它专用ASIC芯片的方案,论证了基于FPGA的音频处理系统的结构及设计工作流程,并对嵌入式音频处理系统专门进行了研究。 2、提出了从芯片层到PCB板层的完整设计思路,并将设计思路得以实现。完成了FPGA的设计及实现过程,包括:系统整体分析,设计流程分析,配置模块和数据通信模块的RTL实现等;解决了FPGA与音频编解码芯片TLV320AIC23B之间接口不匹配问题;给出配置和数据通信模块的功能方框图;从多个角度完善PCB板设计,给出了各个系统组成部分的详细设计方案和硬件电路原理图,并附有PCB图。 3、建立了实验和分析环境,完成了各项实验和分析工作,主要包括:PCB板信号完整性分析和优化,FPGA系统中各个功能模块的实验与分析等。实验和分析结果论证了系统设计的合理性和实用性。 本文的研究与实现工作通过实验和分析得到了验证。结果表明,本文提出的由FPGA和音频编解码芯片TLV320AIC23B组成的数字化音频处理系统完全可以实现音频信号的数字化处理,从而可以将FPGA在数字信号处理领域的优点充分发挥于音频信号处理领域。

    标签: FPGA 通用数字 处理平台

    上传时间: 2013-04-24

    上传用户:lanwei

  • 基于FPGA的磁盘阵列控制器的硬件设计与实现.rar

    随着存储技术的迅速发展,存储业务需求的不断增长,独立的磁盘冗余阵列可利用多个磁盘并行存取提高存储系统的性能。磁盘阵列技术采用硬件和软件两种方式实现,软件RAID(Redundant Array of Independent Disks)主要利用操作系统提供的软件实现磁盘冗余阵列功能,对系统资源利用率高,节省成本。硬件RAID将大部分RAID功能集成到一块硬件控制器中,系统资源占用率低,可移植性好。 分析了软件RAID的性能瓶颈,使用硬件直接完成部分计算提高软件RAID性能。针对RAID5采用FPGA(Field Programmable Gate Array)技术实现RAID控制器硬件设计,完成磁盘阵列启动、数据缓存(Cache)以及数据XOR校验等功能。基于硬件RAID的理论,提出一种基于Virtex-4的硬件RAID控制器的系统设计方案:独立微处理器和较大容量的内存;实现RAID级别迁移,在线容量扩展,在线数据热备份等高效、用户可定制的高级RAID功能;利用Virtex-4内置硬PowerPC完成RAID服务器部分配置和管理工作,运行Linux操作系统、RAID管理软件等。控制器既可以作为RAID控制卡在服务器上使用,也可作为一个独立的系统,成为磁盘阵列的调试平台。 随着集成电路的发展,芯片的体积越来越小,电路的布局布线密度越来越大,信号的工作频率也越来越高,高速电路的传输线效应和信号完整性问题越来越明显。RAID控制器属于高速电路的范畴,在印刷电路板(Printed Circuit Block, PCB)实现时分别从叠层设计、布局、电源完整性、阻抗匹配和串扰等方面考虑了信号完整性问题,并基于IBIS(I/O Buffer Information Specification)模型进行了信号完整性分析及仿真。

    标签: FPGA 磁盘阵列 控制器

    上传时间: 2013-04-24

    上传用户:jeffery

  • RS(255,223)译码器的FPGA实现及其性能测试

      本课题首先研究了常规的RS译码器的算法,确定在关键方程的计算中采用一种新改进的BM算法,然后提出了基于复数基的有限域快速并行乘法器和利用幂指数相减进行除法计算的有限域除法器,通过这些优化方法提高了RS译码器的速度,减少了译码延时和硬件资源使用,最后利用VHDL硬件描述语言在FPGA上实现了流水线处理的RS(255,223)译码器。   本课题实现的RS(255,223)硬件译码器的性能在国内具有领先水平,对我国以后航天项目高速数据传输系统的设计有着很大的意义。 

    标签: FPGA 255 223 译码器

    上传时间: 2013-06-29

    上传用户:gokk

  • 802.3快速以太网MAC层研究及其在FPGA的实现

    本文主要阐述基于FPGA对IEEE802.3快速以太网MAC层功能的实现.首先介绍了以太网协议以及快速以太网接入无源光网EPON的原理,然后重点阐述了MAC层的FPGA设计、仿真及测试.先总体介绍了对整个MAC系统的内部结构、模块划分,再对各个模块的设计进行了详细的描述,接着介绍了开发环境和验证工具,之后给出了测试方案,验证数据、实现结果及时序仿真波形图.最后是对下一步将设计的MAC IP应用于EPON的MAC层协议进行了研究分析,通过数学推导和实例给出了MPCP的DBA算法,并讨论了在MAC核中添加MPCP协议的实现方法.

    标签: 802.3 FPGA MAC 快速以太网

    上传时间: 2013-06-10

    上传用户:时代将军

  • 基于蓄电池性能检测的交流恒流源设计

    为了对蓄电池的性能进行在线检测和故障诊断,介绍了用以提供检测蓄电池的交流恒流源的设计思想和实现方法。通过实验进行了实例应用和验证,取得了较好的效果,为蓄电池的在线检测提供了一种实用的方法。关键

    标签: 蓄电池 性能检测 交流恒流源

    上传时间: 2013-06-05

    上传用户:JGR2013