虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

层次分析

  • 这是一篇文献

    这是一篇文献,文献题目是:《加速遗传算法的层次分析法的探讨》

    标签:

    上传时间: 2017-09-09

    上传用户:JIUSHICHEN

  • 数学建模32种常规方法

    数学建模32种常规方法1..第一章  线性规划.pdf10.第十章 数据的统计描述和分析.pdf11.第十一章 方差分析.pdf12.第十二章 回归分析.pdf13.第十三章 微分方程建模.pdf14.第十四章 稳定状态模型.pdf15.第十五章 常微分方程的解法.pdf16.第十六章 差分方程模型.pdf17.第十七章 马氏链模型.pdf18.第十八章 变分法模型.pdf19.第十九章 神经网络模型.pdf2.第二章  整数规划.pdf20.第二十章 偏微分方程的数值解.pdf21.第二十一章 目标规划.pdf22.第二十二章  模糊数学模型.pdf23.第二十三章  现代优化算法.pdf24.第二十四章   时间序列模型.pdf25.第二十五章  存贮论.pdf26.第二十六章  经济与金融中的优化问题.pdf27.第二十七章  生产与服务运作管理中的优化问题.pdf28.第二十八章  灰色系统理论及其应用.pdf29.第二十九章  多元分析.pdf3.第三章  非线性规划.pdf30.第三十章  偏最小二乘回归.pdf31、支持向量机(数学建模).pdf32、作业计划(数学建模).pdf4.第四章  动态规划.pdf5.第五章  图与网络.pdf6.第六章 排队论.pdf7.第七章 对策论.pdf8.第八章  层次分析法.pdf9.第九章 插值与拟合.pdf前言.pdf灰色预测公式的理论缺陷及改进.pdf

    标签: 数学建模

    上传时间: 2021-10-20

    上传用户:kingwide

  • Fenris是一个检测并把高层次的语言结构做成文档的多功能故障检测器、调试器、代码分析工具。它能回复符号

    Fenris是一个检测并把高层次的语言结构做成文档的多功能故障检测器、调试器、代码分析工具。它能回复符号,把程序执行流绘成图,检查内部运行情况,恢复符号表,并处理反调试保护。它有一个命令行接口和一个类似SoftICE的GUI与Web前端

    标签: Fenris 检测 文档 多功能

    上传时间: 2014-01-15

    上传用户:cx111111

  • 基于MATLAB的算法仿真实验及分析、基于DSP的硬件算法综合实验等三个层次的实践活动

    基于MATLAB的算法仿真实验及分析、基于DSP的硬件算法综合实验等三个层次的实践活动,帮助同学进一步领会和深化课堂上学到的有关数字信号处理的基本概念、基本原理以及基本的信号处理操作

    标签: MATLAB DSP 算法 仿真实验

    上传时间: 2015-04-29

    上传用户:古谷仁美

  • 本文首先分析了J2EE平台的基础、体系结构以及层次结构,介绍了J2EE应用中的核心技术,包括JDBC、JSP、JavaBean、Servlet、XML等内容。J2EE是一种利用Java 2平台来简化企

    本文首先分析了J2EE平台的基础、体系结构以及层次结构,介绍了J2EE应用中的核心技术,包括JDBC、JSP、JavaBean、Servlet、XML等内容。J2EE是一种利用Java 2平台来简化企业解决方案的开发、部署和管理相关的复杂问题的体系结构。J2EE体系结构提供中间层集成框架来满足企业应用开发的需求。本文对基于Web的多层体系结构,以及J2EE的实现技术进行了重点论述。

    标签: J2EE JavaBean Servlet JDBC

    上传时间: 2015-08-27

    上传用户:bcjtao

  • 软件测试的计划与管理-分析软件测试的本质、软件静态分析的作用、软件测试的质量和软件测试的可信度将有利于组织者在更高层次上计划和管理软件测试。

    软件测试的计划与管理-分析软件测试的本质、软件静态分析的作用、软件测试的质量和软件测试的可信度将有利于组织者在更高层次上计划和管理软件测试。

    标签: 软件测试 测试 分析软件

    上传时间: 2014-01-06

    上传用户:qq521

  • 首先对图像工程及其三个层次给予概括介绍对中国图像工程文献综述系列的分类结果进行分析由此归纳出近几年中国图像工程研究和应用的4个研究新热点

    首先对图像工程及其三个层次给予概括介绍对中国图像工程文献综述系列的分类结果进行分析由此归纳出近几年中国图像工程研究和应用的4个研究新热点

    标签: 图像工程 分类

    上传时间: 2016-06-23

    上传用户:Ants

  • 通过设计一个较为简单的《小型公司工资管理系统》,进一步熟悉C++中类的概念、类的封装、继承的实现方式。了解系统开发的需求分析、类层次设计、模块分析、编码测试、模块组装与整体调试的全过程

    通过设计一个较为简单的《小型公司工资管理系统》,进一步熟悉C++中类的概念、类的封装、继承的实现方式。了解系统开发的需求分析、类层次设计、模块分析、编码测试、模块组装与整体调试的全过程,加深对C++的理解与Visual C++环境的使用;逐步熟悉程序设计的方法,并养成良好的编程习惯

    标签: 模块 管理系统 封装

    上传时间: 2017-08-25

    上传用户:erkuizhang

  • 电力电子装置计算机辅助分析方法的研究及实现.rar

    随着电力电子技术的迅速发展和推广应用,利用计算机仿真对电力电子电路进行分析和研究得到了日益广泛的重视。尽管目前一些仿真软件都有比较强大的功能,可以利用它们来完成某些电力电子装置的某些分析工作,但是由于器件模型的限制和电力电子装置负载的复杂性,使得这些软件并不能完成对于电力电子装置所要进行的所有分析要求,特别是当其被用于电力电子装置故障运行的仿真。针对上述问题,本论文在研究器件建模方法和装置仿真方法的基础上,运用C++语言开发了一个可专门用于电力电子装置仿真分析的程序。 本课题首先对于各种电力电子器件进行建模。在对各种元器件特性深入研究的基础上利用已知的电路原理和建模方法,抓住各具体电力电子器件的主要特征,建立其电路及逻辑仿真模型。由于本论文中研究的是电力电子装置作为一个整体的特性,所以在对器件电路模型的建模过程采用高层次的电路模型,即理想开关模型和双极性电阻模型。器件的逻辑模型则是通过皮特里网络来实现,根据仿真的目的可建立不同精细程度的逻辑模型。因为器件逻辑模型的建模过程中采取的逐步细化的原则与面向对象程序设计中自顶而下,逐步求精的思想不谋而合,所以在仿真程序中采用C++语言对所建立的器件模型进行描述。 针对电力电子装置的非线性,病态特性和其负载的复杂性,使用阶段仿真的思想进行程序设计。确定了仿真程序的总体结构,并实现了程序的模块化设计。利用通用的状态变化检测模块和兼容性检测模块在程序中确定电路结构发生变化的精确时刻,它们独立于具体的电路结构。状态方程模块和输出方程模块虽然与具体的电路结构相关,但是亦可将其设计为模块的形式,针对不同的电路结构仅需改变模块中对于状态方程和输出方程的描述。鉴于数值计算方法对于仿真结果的重要性,本论文中讨论了几种数值积分方法的特点及适用范围,并在程序用编写了几种常用的算法,以供用户选择。通过对于瓦格纳斩波器、三相全控整流桥和三相半控整流桥的仿真验证仿真程序的正确性和实用性。

    标签: 电力电子装置 法的研究

    上传时间: 2013-07-16

    上传用户:bhqrd30

  • SATA协议分析及其FPGA实现.rar

    并行总线PATA从设计至今已快20年历史,如今它的缺陷已经严重阻碍了系统性能的进一步提高,已被串行ATA(Serial ATA)即SATA总线所取代。SATA作为新一代磁盘接口总线,采用点对点方式进行数据传输,内置数据/命令校验单元,支持热插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的传输速度。目前SATA已在存储领域广泛应用,但国内尚无独立研发的面向FPGA的SATAIP CORE,在这样的条件下设计面向FPGA应用的SATA IP CORE具有重要的意义。 本论文对协议进行了详细的分析,建立了SATA IP CORE的层次结构,将设备端SATA IP CORE划分成应用层、传输层、链路层和物理层;介绍了实现该IPCORE所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议IP CORE的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综合和测试。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)实现了1.5Gbps的串行传输链路;设计满足协议需求、适合FPGA设计的并行结构,实现了多状态机的协同工作:在高速设计中,使用了流水线方法进行并行设计,以提高速度,考虑到系统不同部分复杂度的不同,设计采用部分流水线结构;采用在线逻辑分析仪Chipscope pro与SATA总线分析仪进行片上调试与测试,使得调试工作方便快捷、测试数据准确;严格按照SATA1.0a协议实现了SATA设备端IP CORE的设计。 最终测试数据表明,本论文设计的基于FPGA的SATA IP CORE满足协议需求。设计中的SATA IP CORE具有使用方便、集成度高、成本低等优点,在固态电子硬盘SSD(Solid-State Disk)开发中应用本设计,将使开发变得方便快捷,更能够适应市场需求。

    标签: SATA FPGA 协议分析

    上传时间: 2013-06-21

    上传用户:xzt